一种VDMOS器件及其制作方法技术

技术编号:14166896 阅读:188 留言:0更新日期:2016-12-12 13:59
本发明专利技术提供了一种VDMOS器件及其制作方法,涉及半导体芯片制造领域,解决现有VDMOS器件的EAS易失效的问题。本发明专利技术的VDMOS器件包括:N型衬底层;位于N型衬底层表面的N型外延层,且N型外延层上设置有第一沟槽,位于N型外延层上的栅极氧化层、多晶栅极、氧化物介质层及金属层,还包括:设置于第一沟槽内、具有第一浓度的P型外延层,P型外延层内镶嵌有源区,所述源区的表面高出于N型外延层的表面设置,且源区的内部设置有第二沟槽,连通至金属层;具有第二浓度的P型沟道区,位于N型外延层和栅极氧化层之间,且设置于源区和第二沟槽之外的区域,源区的表面与P型沟道区的表面持平。本发明专利技术有效提升了器件的EAS能力。

【技术实现步骤摘要】

本专利技术涉及半导体器件领域,特别是涉及一种VDMOS器件及其制作方法
技术介绍
VDMOS(Vertical double diffused metal oxide semiconductor,垂直双扩散金属氧化物半导体场效应管)器件有一个非常重要的参数,EAS(Single Pulsed Avalanche Energy,单脉冲雪崩能量),定义为单次雪崩状态下器件能够消耗的最大能量。在源极和漏极会产生较大电压尖峰的应用环境下,必须要考虑器件的雪崩能量。EAS能力也是衡量VDMOS器件的一个非常重要的参数。一般器件的EAS失效有两种模式,热损坏和寄生三极管导通损坏。寄生三极管导通损坏是指器件本身存在一个寄生的三极管(外延层-体区-源区),当器件关断时,源漏间的反向电流流经体区时,产生压降,如果此压降大于寄生三极管的开启电压,则此反向电流会因为三极管的放大作用将寄生三极管导通,导致失控,此时,栅极电压已不能关断VDMOS。从原理上来说,为防止失效产生,关键是防止寄生的三极管导通,则必须要减小体区电阻或者增大源区和体区的短接面积。目前的制作方法中,由于深体区距离沟道区较近,考虑到器件开启电压的问题,不能将深体区做的过浓或过深,这就给优化器件EAS能力带来了很大的困难。
技术实现思路
本专利技术的目的在于提供一种VDMOS器件及其制作方法,用以解决现有VDMOS器件的EAS易失效的问题。为了实现上述目的,本专利技术提供了一种VDMOS器件,包括:N型衬底层;
位于所述N型衬底层表面的N型外延层,且所述N型外延层上设置有第一沟槽,位于所述N型外延层上的栅极氧化层、多晶栅极、氧化物介质层及金属层,所述VDMOS器件还包括:设置于所述第一沟槽内、具有第一浓度的P型外延层,所述P型外延层内镶嵌有源区,所述源区的表面高出于所述N型外延层的表面设置,且所述源区的内部设置有第二沟槽,连通至所述金属层;具有第二浓度的P型沟道区,位于所述N型外延层和所述栅极氧化层之间,且设置于所述源区和所述第二沟槽之外的区域,所述源区的表面与所述P型沟道区的表面持平,其中,所述第二浓度的值小于所述第一浓度的值。其中,所述第二沟槽的底部与所述源区的底部持平。其中,所述N型外延层上依次设置有栅极氧化层、多晶栅极、氧化物介质层及金属层,且所述氧化物介质层穿过所述多晶栅极和所述栅极氧化层,连接至所述源区的表面,所述金属层穿过所述氧化物介质层、所述多晶栅极以及所述栅极氧化层,连接至所述第二沟槽的底部。其中,所述第一沟槽的宽度为3um-5um。本专利技术的实施例还提供了一种垂直双扩散金属氧化物半导体场效应管VDMOS器件的制作方法,包括:在N型衬底层的表面形成N型外延层,并在所述N型外延层的表面形成第一氧化层,在所述第一氧化层的表面形成延伸至所述N型外延层预定深度的第一沟槽;在所述第一沟槽内形成具有第一浓度的P型外延层,并在所述P型外延层内形成源区;去除所述第一氧化层并进行沟道注入,在所述N型外延层的表面和所述P型外延层的表面形成具有第二浓度的P型沟道区,其中,所述第二浓度的值小于所述第一浓度的值;在所述P型沟道区的表面以及所述源区的表面依次形成栅极氧化层、多晶栅极、氧化物介质层及金属层。其中,所述在所述第一沟槽内形成具有第一浓度的P型外延层,并在所述P型外延层内形成源区的步骤包括:在所述第一沟槽内填充所述P型外延层,并对所述P型外延层进行回刻,使得所述P型外延层的表面与所述N型外延层的表面持平;在所述第一氧化层的上表面、侧面以及所述P型外延层的上表面淀积一层氮化硅,并对所述氮化硅进行回刻,去除所述P型外延层上表面中心部分和所述第一氧化层上表面的氮化硅,形成氮化硅侧墙;向所述P型外延层的表面注入浓度调节杂质,在所述P型外延层表面的下方形成预设高度的源区。其中,所述氮化硅的厚度为0.5um-1.5um。其中,所述去除所述第一氧化层并进行沟道注入,在所述N型外延层的表面和所述P型外延层的表面形成具有第二浓度的P型沟道区的步骤具体为:去除所述第一氧化层以及所述氮化硅侧墙,并向所述N型外延层的表面、所述P型外延层的表面以及所述源区的表面注入浓度调节杂质,在所述N型外延层的表面以及所述P型外延层的表面形成所述P型沟道区。其中,所述浓度调节杂质为N型杂质。其中,所述在所述P型沟道区的表面以及所述源区的表面依次形成栅极氧化层、多晶栅极、氧化物介质层及金属层的步骤包括:在所述P型沟道区的表面以及所述源区的表面形成栅极氧化层;在所述栅极氧化层的表面淀积多晶硅,形成多晶栅极,并对位于所述源区上方的多晶栅极的部分区域进行光刻和刻蚀,形成第二沟槽,所述第二沟槽的底部与所述栅极氧化层的表面持平;在所述多晶栅极的表面和所述第二沟槽的表面淀积氧化物介质层;对所述氧化物介质层、所述栅极氧化层以及所述源区进行光刻和刻蚀,使所述第二沟槽的底部延伸至所述源区的底部;在所述氧化物介质层及所述第二沟槽的表面填充金属,形成覆盖所述氧化物介质层及所述第二沟槽的金属层。其中,所述第一氧化层的厚度为5000A-8000A。其中,所述第一沟槽的宽度为3um-5um。本专利技术实施例具有以下有益效果:本专利技术实施例的VDMOS器件在N型外延层的第一沟槽内设置P型外延层,
所述P型外延层内设置源区,且所述N型外延层和所述栅极氧化层之间,且所述源区和所述第二沟槽之外的区域设置于P型沟道区,所述P型沟道区的浓度小于所述P型外延层的浓度。本专利技术实施例采用P型外延层代替传统体区,并进行沟道调节注入,有效提升了器件的EAS能力,同时不会影响器件的其他参数。附图说明图1为本专利技术实施例的VDMOS器件的剖面示意图;图2表示本专利技术实施例的VDMOS器件的制造方法的第一流程图;图3表示本专利技术实施例的VDMOS器件的制造方法的第二流程图;图4表示本专利技术实施例的VDMOS器件的制造方法的第三流程图;图5表示本专利技术实施例的VDMOS器件的制造方法的步骤一;图6表示本专利技术实施例的VDMOS器件的制造方法的步骤二;图7表示本专利技术实施例的VDMOS器件的制造方法的步骤三;图8表示本专利技术实施例的VDMOS器件的制造方法的步骤四;图9表示本专利技术实施例的VDMOS器件的制造方法的步骤五;图10表示本专利技术实施例的VDMOS器件的制造方法的步骤六;图11表示本专利技术实施例的VDMOS器件的制造方法的步骤七;图12表示本专利技术实施例的VDMOS器件的制造方法的步骤八;图13表示本专利技术实施例的VDMOS器件的制造方法的步骤九;图14表示本专利技术实施例的VDMOS器件的制造方法的步骤十;图15表示本专利技术实施例的VDMOS器件的制造方法的步骤十一;图16表示本专利技术实施例的VDMOS器件的制造方法的步骤十二。附图标记说明:1-N型衬底层,2-N型外延层,3-第一氧化层,4-第一沟槽,5-P型外延层,6-氮化硅,7-氮化硅侧墙,8-源区,9-P型沟道区,10-栅极氧化层,11-多晶栅极,12-第二沟槽,13-氧化物介质层,14-金属层。具体实施方式为使本专利技术要解决的技术问题、技术方案和优点更加清楚,下面将结合具体实施例及附图进行详细描述。本专利技术实施例解决现有VDMOS器件的EAS易失效的问题,本专利技术实施例提供了一种VDMOS器件,如图1所示,包括:N本文档来自技高网
...
一种VDMOS器件及其制作方法

【技术保护点】
一种垂直双扩散金属氧化物半导体场效应管VDMOS器件,包括:N型衬底层;位于所述N型衬底层表面的N型外延层,且所述N型外延层上设置有第一沟槽,位于所述N型外延层上的栅极氧化层、多晶栅极、氧化物介质层及金属层,其特征在于,所述VDMOS器件还包括:设置于所述第一沟槽内、具有第一浓度的P型外延层,所述P型外延层内镶嵌有源区,所述源区的表面高出于所述N型外延层的表面设置,且所述源区的内部设置有第二沟槽,连通至所述金属层;具有第二浓度的P型沟道区,位于所述N型外延层和所述栅极氧化层之间,且设置于所述源区和所述第二沟槽之外的区域,所述源区的表面与所述P型沟道区的表面持平,其中,所述第二浓度的值小于所述第一浓度的值。

【技术特征摘要】
1.一种垂直双扩散金属氧化物半导体场效应管VDMOS器件,包括:N型衬底层;位于所述N型衬底层表面的N型外延层,且所述N型外延层上设置有第一沟槽,位于所述N型外延层上的栅极氧化层、多晶栅极、氧化物介质层及金属层,其特征在于,所述VDMOS器件还包括:设置于所述第一沟槽内、具有第一浓度的P型外延层,所述P型外延层内镶嵌有源区,所述源区的表面高出于所述N型外延层的表面设置,且所述源区的内部设置有第二沟槽,连通至所述金属层;具有第二浓度的P型沟道区,位于所述N型外延层和所述栅极氧化层之间,且设置于所述源区和所述第二沟槽之外的区域,所述源区的表面与所述P型沟道区的表面持平,其中,所述第二浓度的值小于所述第一浓度的值。2.根据权利要求1所述的VDMOS器件,其特征在于,所述第二沟槽的底部与所述源区的底部持平。3.根据权利要求1所述的VDMOS器件,其特征在于,所述N型外延层上依次设置有栅极氧化层、多晶栅极、氧化物介质层及金属层,且所述氧化物介质层穿过所述多晶栅极和所述栅极氧化层,连接至所述源区的表面,所述金属层穿过所述氧化物介质层、所述多晶栅极以及所述栅极氧化层,连接至所述第二沟槽的底部。4.根据权利要求1所述的VDMOS器件,其特征在于,所述第一沟槽的宽度为3um-5um。5.一种垂直双扩散金属氧化物半导体场效应管VDMOS器件的制作方法,其特征在于,包括:在N型衬底层的表面形成N型外延层,并在所述N型外延层的表面形成第一氧化层,在所述第一氧化层的表面形成延伸至所述N型外延层预定深度的第一沟槽;在所述第一沟槽内形成具有第一浓度的P型外延层,并在所述P型外延层内形成源区;去除所述第一氧化层并进行沟道注入,在所述N型外延层的表面和所述P
\t型外延层的表面形成具有第二浓度的P型沟道区,其中,所述第二浓度的值小于所述第一浓度的值;在所述P型沟道区的表面以及所述源区的表面依次形成栅极氧化层、多晶栅极、氧化物介质层及金属层。6.根据权利要求5所述的VDMOS器件的制作方法,其特征在于,所述在所述第一沟槽内形成具有第一浓度的P型外延层,并在所述P型外延层内形成源区的步骤包括:在所述第一...

【专利技术属性】
技术研发人员:赵圣哲
申请(专利权)人:北大方正集团有限公司深圳方正微电子有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1