一种低压差分信号的防电磁干扰电路及显示屏接口电路制造技术

技术编号:14065441 阅读:92 留言:0更新日期:2016-11-28 11:11
本实用新型专利技术属于信号处理领域,提供了一种低压差分信号的防电磁干扰电路及显示屏接口电路,所述低压差分信号的防电磁干扰电路包括:对输入显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。在本实用新型专利技术的实施例中,所述低压差分信号的防电磁干扰电路接于显示屏接口芯片的时钟信号输入端,可对输入至显示屏接口芯片的低压差分信号中的时钟信号进行滤波,大大减小了所述低压差分信号的对外辐射,降低了其对整机EMI测试的影响。

【技术实现步骤摘要】

本技术属于信号处理领域,尤其涉及一种低压差分信号的防电磁干扰电路及显示屏接口电路
技术介绍
目前,市场上绝大多数液晶显示屏都是低压差分信号(low voltage differential signal,LVDS)输入。低压差分信号是一种高速、低电压、低功率、低噪声的小摆幅差分信号,其一般是通过一对平行的PCB(Printed circuit board,印刷电路板)走线或者平行的电缆线直接输入至液晶显示屏的接口。由低压差分信号的特点可知,每一组低压差分信号都包含几对数据信号及一对时钟信号。在实际应用中,若将低压差分信号直接输入至液晶显示屏的接口,则其产生的辐射会严重影响整机的EMI(Electromagnetic interface,电磁干扰)测试。而由对比试验可知,低压差分信号所产生的辐射主要是由其时钟信号引起的,所以只需对输入至液晶显示屏的低压差分信号中的时钟信号进行相应的处理就可减少其辐射程度。
技术实现思路
本技术实施例的目的在于提供一种低压差分信号的防电磁干扰电路及显示屏接口电路,旨在解决现有技术中若直接将低压差分信号输入至显示屏接口,则低压差分信号产生的辐射会影响整机的EMI测试的问题。本技术实施例是这样实现的,一种低压差分信号的防电磁干扰电路,所述低压差分信号的防电磁干扰电路接于显示屏接口芯片的时钟信号输入端,所述低压差分信号的防电磁干扰电路包括:对输入所述显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。进一步的,所述滤波单元包括:第一磁珠、第二磁珠、第一滤波电容和第二滤波电容;所述第一磁珠和所述第二磁珠分别串接于所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第一端和所述第二滤波电容的第一端分别接所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第二端和所述第二滤波电容的第二端共接于地。本技术的另一目的还在于提供一种显示屏接口电路,所述显示屏接口电路包括显示屏接口芯片,所述显示屏接口电路还包括低压差分信号的防电磁干扰电路,所述低压差分信号的防电磁干扰电路连接于所述显示屏接口芯片的时钟信号输入端,所述低压差分信号的防电磁干扰电路包括:对输入所述显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。进一步的,所述滤波单元包括:第一磁珠、第二磁珠、第一滤波电容和第二滤波电容;所述第一磁珠和所述第二磁珠分别串接于所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第一端和所述第二滤波电容的第一端分别接所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第二端和所述第二滤波电容的第二端共接于地。在本技术的实施例中,所述低压差分信号的防电磁干扰电路包括:对输入显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。在本技术的实施例中,所述低压差分信号的防电磁干扰电路接于显示屏接口芯片的时钟信号输入端,可对输入至显示屏接口芯片的低压差分信号中的时钟信号进行滤波,大大减小了所述低压差分信号的对外辐射,降低了其对整机EMI测试的影响。附图说明图1是本技术实施例提供的低压差分信号的防电磁干扰电路的模块结构图;图2是本技术实施例提供的低压差分信号的防电磁干扰电路的电路结构图;图3是本技术实施例提供的显示屏接口电路的电路结构图。具体实施方式为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。实施例一:本技术第一实施例提供了一种低压差分信号的防电磁干扰电路。图1示出了本技术实施例提供的低压差分信号的防电磁干扰电路的模块结构,为了便于说明,仅示出了与本技术实施例相关的部分。一种低压差分信号的防电磁干扰电路,接于显示屏接口芯片U1的时钟信号输入端(RXOC+、RXOC-),所述低压差分信号的防电磁干扰电路包括:对输入显示屏接口芯片U1的时钟信号输入端(RXOC+、RXOC-)的低压差分信号进行滤波的滤波单元10。在本实施例中,在显示屏接口芯片U1的时钟信号输入端(RXOC+、RXOC-)连接了滤波单元10,可对输入显示屏接口芯片U1的低压差分信号中的时钟信号进行滤波,降低了时钟信号产生的辐射对整机EMI测试的影响。图2示出了本技术实施例提供的低压差分信号的防电磁干扰电路的电路结构图,为了便于说明,仅示出了与本技术实施例相关的部分。作为本技术的一实施例,滤波单元10包括:第一磁珠L1、第二磁珠L2、第一滤波电容C1和第二滤波电容C2;第一磁珠L1和第二磁珠L2分别串接于显示屏接口芯片U1的正时钟信号输入端RXOC+和负时钟信号输入端RXOC-,第一滤波电容C1的第一端和第二滤波电容C2的第一端分别接显示屏接口芯片U1的正时钟信号输入端RXOC+和负时钟信号输入端RXOC-,第一滤波电容C1的第二端和第二滤波电容C2的第二端共接于地。作为本技术的一实施例,显示屏接口芯片U1可以为DVI接口芯片。在本实施例中,第一磁珠L1和第一滤波电容C1、第二磁珠L2和第二滤波电容C2分别构成滤波网络,在实际应用中,可根据输入的时钟信号的多少相应地增加滤波网络。在本实施例中,由于低压差分信号中的时钟信号本身就是一对稳定的高频信号,所以构成滤波网络的器件的值不能太大,否则会造成信号的衰减,从而影响显示画面的质量。根据经验,第一磁珠L1和第二磁珠L2一般选取22欧(100MHz)以内,第一滤波电容C1和第二滤波电容C2一般选取12pF以内的。在能达到EMI测试要求的情况下,电感和电容都尽量选小的。实施例二:本技术第二实施例提供了一种显示屏接口电路。图3示出了本技术实施例提供的显示屏接口电路的电路结构图,为了便于说明,仅示出了与本技术实施例相关的部分。一种显示屏接口电路,包括显示屏接口芯片U1,所述显示屏接口电路还包括低压差分信号的防电磁干扰电路,所述低压差分信号的防电磁干扰电路接于显示屏接口芯片U1的时钟信号输入端(RXOC+、RXOC-),所述低压差分信号的防电磁干扰电路包括:对输入显示屏接口芯片U1的时钟信号输入端(RXOC+、RXOC-)的低压差分信号进行滤波的滤波单元10。作为本技术的一实施例,滤波单元10包括:第一磁珠L1、第二磁珠L2、第一滤波电容C1和第二滤波电容C2;第一磁珠L1和第二磁珠L2分别串接于显示屏接口芯片U1的正时钟信号输入端RXOC+和负时钟信号输入端RXOC-,第一滤波电容C1的第一端和第二滤波电容C2的第一端分别接显示屏接口芯片U1的正时钟信号输入端RXOC+和负时钟信号输入端RXOC-,第一滤波电容C1的第二端和第二滤波电容C2的第二端共接于地。作为本技术的一实施例,显示屏接口芯片U1可以为DVI接口芯片。在本实施例中,第一磁珠L1和第一滤波电容C1、第二磁珠L2和第二滤波电容C2分别构成滤波网络,在实际应用中,可根据输入的时钟信号的多少相应地增加滤波网络。在本实施例中,由于低压差分信号中的时钟信号本身就是一对稳定的高频信号,所以构成滤波网络的本文档来自技高网...
一种低压差分信号的防电磁干扰电路及显示屏接口电路

【技术保护点】
一种低压差分信号的防电磁干扰电路,其特征在于,所述低压差分信号的防电磁干扰电路接于显示屏接口芯片的时钟信号输入端,所述低压差分信号的防电磁干扰电路包括:对输入所述显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。

【技术特征摘要】
1.一种低压差分信号的防电磁干扰电路,其特征在于,所述低压差分信号的防电磁干扰电路接于显示屏接口芯片的时钟信号输入端,所述低压差分信号的防电磁干扰电路包括:对输入所述显示屏接口芯片的时钟信号输入端的低压差分信号进行滤波的滤波单元。2.如权利要求1所述的低压差分信号的防电磁干扰电路,其特征在于,所述滤波单元包括:第一磁珠、第二磁珠、第一滤波电容和第二滤波电容;所述第一磁珠和所述第二磁珠分别串接于所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第一端和所述第二滤波电容的第一端分别接所述显示屏接口芯片的正时钟信号输入端和负时钟信号输入端,所述第一滤波电容的第二端和所述第二滤波电容的第二端共接于地。3.一种显示屏接口电路,所述显示屏...

【专利技术属性】
技术研发人员:王智勇孔意强
申请(专利权)人:合肥惠科金扬科技有限公司
类型:新型
国别省市:安徽;34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1