发送装置、接收装置以及发送接收系统制造方法及图纸

技术编号:14060487 阅读:98 留言:0更新日期:2016-11-27 16:19
发送接收系统(1)具有:发送装置(10),其发出图像数据;接收装置(20),其接收从该发送装置(10)发出的图像数据。发送装置(10)包含:串行器(11)、编码部(12)、数据缓冲部(13)、数据选择部(14)、计数器(15)以及同步信号生成部(16)。数据缓冲部(13)与时钟同步地按照每n比特输入数据而进行缓冲。数据选择部(14)根据计数器(15)的计数值,输出从由数据缓冲部(13)缓冲的数据中选择的m比特数据。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及发送装置、接收装置以及发送接收系统
技术介绍
在专利文献1中公开了对用于在液晶显示装置等图像显示装置上显示图像的图像数据进行传送的发送接收系统。如图1所示,该文献所公开的发送接收系统2具有:发送装置10A,其发出图像数据;以及接收装置20A,其接收从该发送装置10A发出的图像数据而使图像显示装置显示图像。发送装置10A包含串行器(serializer)11和编码部12。编码部12对应该发送的图像数据(并行数据)进行编码。串行器12将该编码后的并行数据转换成串行数据,而向接收装置20A发出嵌入有时钟的串行数据。接收从发送装置10A发出的数据的接收装置20A包含解串器(deserializer)21和解码部22。解串器21根据接收数据来恢复串行数据和时钟,并且将串行数据转换成并行数据。解码部22对该并行数据进行解码而再生图像数据。在接收装置中根据接收数据来恢复串行数据和时钟的技术被称为CDR(clock data recovery:时钟数据恢复)。在采用这样的CDR技术来传送串行数据的发送接收系统中,与传送并行数据的情况相比,能够减少用于数据传送的传送路径的条数,能够减小与该传送路径连接的基板的面积。另外,由于该发送接收系统传送嵌入有时钟的数据,因此数据与时钟之间的偏离(skew)的问题在原理上不会产生,能够进行高速·大容量的数据传送。为了在接收装置中正确地恢复数据和时钟,而从发送装置向接收装置传送的串行数据的电平需要以高频度迁移。为了在所传送的串行数据中保证高频度的电平迁移,而在发送装置中进行编码处理,在接收装置中进行与该编码处理对应的解码处理。这里使用的编码处理为例如8B10B编码处理或扰频处理等。为了在接收装置中正确地对在发送装置中编码处理后的串行数据进行解码处理,而从发送装置向接收装置发送具有特定的比特串的数据(特定数据),该特定的比特串用于在发送装置与接收装置之间取得通信的同步。在以往的发送接收系统中,根据数据使能信号(DE信号)以规定的定时(timing)传送特定数据。DE信号在传送有效数据(图像数据)的期间内是第1电平(例如H电平(高电平)),在传送无效数据(消隐数据)的期间内是第2电平(例如L电平(低电平))。能够以该DE信号的电平迁移的定时传送特定数据。存在如下情况:按照图像数据的每1行传送特定数据的情况;按照图像数据的每多行传送特定数据的情况;以及按照图像数据的每1帧传送特定数据的情况。现有技术文献专利文献专利文献1:日本特开2009-135801号公报
技术实现思路
专利技术要解决的课题在如上所述的发送接收系统中,在从发送装置经由传送路径向接收装置传送串行数据时,存在因静电等外因导致噪声暂时地叠加到串行数据的情况。存在因该噪声而失去发送装置中的编码处理与接收装置中的解码处理之间的同步的情况。而且,即使噪声是暂时的,如果一旦失去同步,则之后成为失去同步的状态而无法进行正确的数据发送接收直到传送特定数据时为止。其结果为,在图像显示装置中,在动态图像的情况下画面闪烁,在静止图像的情况下在画面上出现不正确地显示图像的部分,明显出现图像显示上的故障。特别是在如图1那样同步信号兼具有作为DE信号的功能的情况下,当特定数据因噪声而受损时,无法恢复DE信号,图像数据消失1行,图像显示上的故障更明显地出现。图2是对于在从发送装置经由传送路径向接收装置传送的串行数据中暂时地叠加有噪声的情况下基于该数据的图像显示上的问题进行说明的图。该图表示按照图像数据的每1行传送特定数据的情况。在该情况下,在某帧中,从叠加有噪声的某行的某像素到该行的末尾的像素,会成为不正确地显示图像的部分(图中的阴影区域)。在图2中,特定数据被示意性地表述为表示图像的无效期间(消隐期间)的开始的消隐开始(BS)、以及作为表示消隐期间的结束的消隐结束(BE)。此外,这样的失去同步的问题不仅是在传送图像数据的情况下存在,在通常对数据进行编码而进行传送的情况下也存在。本专利技术是为了解决上述问题而完成的,其目的在于提供一种能够在因噪声而失去发送装置中的编码处理与接收装置中的解码处理之间的同步的情况下在早期恢复两者间的同步的发送装置、接收装置以及发送接收系统。用于解决课题的手段本专利技术的发送装置发送嵌入有时钟的串行数据,其特征在于,该发送装置具有:(1)计数器,其对时钟的脉冲进行计数;(2)同步信号生成部,其根据计数器的计数值,生成周期(P+Q)的同步信号,该同步信号在时钟的P循环期间内是第1电平,在紧接着P循环期间的Q循环期间内是第2电平;(3)数据缓冲部,其与时钟同步地按照每n比特输入数据而进行缓冲;(4)数据选择部,其根据计数器的计数值,输出从由数据缓冲部缓冲的数据中选择的m比特数据;(5)编码部,其在同步信号是第1电平的期间内与时钟同步地从数据缓冲部读出m比特数据且对该数据进行编码而输出该编码后的数据,在同步信号是第2电平的期间内与时钟同步地输出特定数据;(6)串行器,其将从编码部输出的数据转换成串行数据而发出该串行数据。n、m、P、Q为自然数,n<m、n(P+Q)≤mP。本专利技术的接收装置接收嵌入有时钟的串行数据,其特征在于,该接收装置具有:(1)解串器,其接收发送来的串行数据,且将该串行数据转换成并行数据而与时钟同步地输出该并行数据;(2)解码部,其判别从解串器输出的并行数据是否是特定数据,且再生周期(P+Q)的同步信号,并且在同步信号是第1电平的期间内对并行数据进行解码而与时钟同步地输出该解码后的m比特数据,其中该同步信号在并行数据不是特定数据的P循环期间内是第1电平,在并行数据是特定数据的Q循环期间内是第2电平;(3)计数器,其对时钟的脉冲进行计数,且每隔同步信号的1个周期将计数值初始化;(4)数据缓冲部,其与时钟同步地输入从解码部输出的m比特数据而进行缓冲;(5)数据选择部,其根据计数器的计数值,输出从由数据缓冲部缓冲的数据中选择的n比特数据。n、m、P、Q为自然数,n<m、n(P+Q)≤mP。本专利技术的发送接收系统的特征在于,具备:上述的本专利技术的发送装置,其发送数据;以及上述的本专利技术的接收装置,其接收从发送装置发送来的数据。专利技术效果根据本专利技术,在因噪声而失去发送装置中的编码处理与接收装置中的解码处理之间的同步的情况下,能够在早期恢复两者间的同步。附图说明图1是示出比较例的发送接收系统2的结构的图。图2是对比较例的发送接收系统2中的图像显示上的问题进行说明的图。图3是示出本实施方式的发送接收系统1的结构的图。图4是示出发送装置10的数据缓冲部13和数据选择部14的结构的图。图5是示出接收装置20的数据缓冲部23和数据选择部24的结构的图。图6是对本实施方式的发送接收系统1中的各信号和各数据进行说明的图。图7是示出本实施方式的发送接收系统1中的图像显示的一例的图。具体实施方式以下,参照附图,对用于实施本专利技术的方式详细地进行说明。此外,在附图的说明中对同一要素标注同一标号,并省略重复的说明。图3是示出本实施方式的发送接收系统1的结构的图。发送接收系统1具有:发送装置10,其发出图像数据;以及接收装置20,其接收从该发送装置10发出的图像数据。从发送装置10向接收装置20传送的数据是嵌入有时钟的串行数据。发送装置10输入本文档来自技高网
...
发送装置、接收装置以及发送接收系统

【技术保护点】
一种发送装置,其发送嵌入有时钟的串行数据,其特征在于,该发送装置具有:计数器,其对时钟的脉冲进行计数;同步信号生成部,其根据所述计数器的计数值,生成周期(P+Q)的同步信号,其中该同步信号在所述时钟的P循环期间内是第1电平,在紧接着所述P循环期间的Q循环期间内是第2电平;数据缓冲部,其与所述时钟同步地按照每n比特输入数据而进行缓冲;数据选择部,其根据所述计数器的计数值,输出从由所述数据缓冲部缓冲的数据中选择的m比特数据;编码部,其在所述同步信号是所述第1电平的期间内与所述时钟同步地从所述数据缓冲部读出m比特数据且对该数据进行编码而输出该编码后的数据,在所述同步信号是所述第2电平的期间内与所述时钟同步地输出特定数据;以及串行器,其将从所述编码部输出的数据转换成串行数据而发出该串行数据,n、m、P、Q为自然数,n<m、n(P+Q)≤mP。

【技术特征摘要】
【国外来华专利技术】2014.04.14 JP 2014-0827851.一种发送装置,其发送嵌入有时钟的串行数据,其特征在于,该发送装置具有:计数器,其对时钟的脉冲进行计数;同步信号生成部,其根据所述计数器的计数值,生成周期(P+Q)的同步信号,其中该同步信号在所述时钟的P循环期间内是第1电平,在紧接着所述P循环期间的Q循环期间内是第2电平;数据缓冲部,其与所述时钟同步地按照每n比特输入数据而进行缓冲;数据选择部,其根据所述计数器的计数值,输出从由所述数据缓冲部缓冲的数据中选择的m比特数据;编码部,其在所述同步信号是所述第1电平的期间内与所述时钟同步地从所述数据缓冲部读出m比特数据且对该数据进行编码而输出该编码后的数据,在所述同步信号是所述第2电平的期间内与所述时钟同步地输出特定数据;以及串行器,其将从所述编码部输出的数据转换成串行数据而发出该串行数据,n、m、P、Q为自然数,n<m、n(P+Q)≤mP。2.一种接收装置,其接收嵌入有时钟的串行数据...

【专利技术属性】
技术研发人员:竹内亮三浦贤
申请(专利权)人:哉英电子股份有限公司
类型:发明
国别省市:日本;JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1