一种低压差线性稳压器的过流保护电路制造技术

技术编号:13826082 阅读:70 留言:0更新日期:2016-10-13 01:26
本发明专利技术公开了一种低压差线性稳压器的过流保护电路,与低压差线性稳压器相连接并对其进行过流保护,所述的低压差线性稳压器包括电压输入端、功率管、驱动电压端、电压输出端,所述低压差线性稳压器的过流保护电路包括采样管,电流比较电路,过流保护执行电路,过流保护执行电路的输出端与驱动电压端相连接。本发明专利技术一种低压差线性稳压器的过流保护电路的电路结构简单,无需使用比较器即可实现过流判断,且采样电流与输出电流均流向芯片外,不流至芯片地,因此在各种输出电流下均可实现比较小的芯片地端静态电流,有效地降低了芯片的静态功耗。本发明专利技术作为一种低压差线性稳压器的过流保护电路,可广泛应用于低压差线性稳压器领域。

【技术实现步骤摘要】

本专利技术涉及低压差线性稳压器领域,尤其是一种低压差线性稳压器的过流保护电路
技术介绍
随着集成电路的飞速发展,电源及电源管理芯片的市场越来越广阔。低压差线性稳压器作为电源管理的一种结构,占据市场重要的一席。作为低压差线性稳压器中核心器件的功率管,具有较弱的承受短时过载的能力。当工作中因过流而使功率管内能量聚集时,极易引起雪崩击穿并损坏器件。因此在实际应用中需要设计过流保护电路,确保功率器件可靠、稳定地工作。由于低压差线性稳压器一般用于便携式电子产品的供电系统中,所以要求低压差线性稳压器的功耗必须足够小才能延长供电时间。作为嵌入功能电路中的过流保护电路,除了提供可靠的电路保护功能,其附加的功耗也必须尽量小。在以PMOS为功率管的低压差线性稳压器中,常见的过流保护电路是利用一个采样管以一定比例采样功率管上的电流,将该采样电流与电阻相乘得到一个与输出电流成正比的电压,然后将该电压与基准电压做比较,通过逻辑电路控制功率管的栅极,减小功率管的栅极-源极电压Vgs,从而将功率管的输出电流限制在某个值。参考图1,图1为一种典型的低压差线性稳压器过流保护电路。稳压器的PMOS功率管M1的源极接输入电压VIN,漏极接输出电压VOUT,栅极和PMOS采样管M2的栅极接共同的驱动电压Vdrive,PMOS管M3和M4接成电流镜结构,保证PMOS功率管M1和PMOS采样管M2的漏极-源极电压Vds相等,从而保证采样电流的高精度。电流源I1为PMOS管M3提供偏置电流,电阻R1与采样电流的乘积通过比较器与基准电压VREF做比较,再经过逻辑电路控制Vdrive。当输出电流大于一定值时,将Vdrive拉高,从而实现过流保护功能。该方法中采样电流与输出电流成正比,且全部经过采样电阻R1流到芯片地,因此随着输出电流增大,芯片地端的静态电流也增大,增加了芯片的静态功耗。
技术实现思路
为了解决上述技术问题,本专利技术的目的是提供一种利用电流比较实现过流保护的低压差线性稳压器的过流保护电路,所述过流保护电路可以降低芯片的静态功耗。本专利技术所采用的技术方案是:一种低压差线性稳压器的过流保护电路,与低压差线性稳压器相连接并对其进行过流保护,所述的低压差线性稳压器包括电压输入端、源极与电压输入端相连接的功率管、与功率管的栅极相连接的驱动电压端、与功率管的漏极相连接的电压输出端,所述低压差线性稳压器的过流保护电路包括栅极与功率管的栅极、漏极与功率管的漏极分别相连接的采样管,第一输入端与电压输入端相连接、第二输入端与采样管的源极相连接的电流比较电路,输入端与电流比较电路的输出端相连接的过流保护执行电路,过流保护执行电路的输出端与驱动电压端相连接。进一步地,所述电流比较电路包括第一电阻、第二电阻、第一PNP管、第二PNP管、为所述第一PNP管和第二PNP管提供1:1的偏置电流的偏置电流电路,所述第一电阻的上端与第二电阻的上端相连接,所述第二电阻的上端作为电流比较电路的第一输入端,所述第一电阻的下端作为电流比较电路的第二输入端,所述第一电阻的下端与第一PNP管的发射极相连接,所述第一PNP管的基极与第二PNP管的基极相连接,所述第一PNP管的基极与集电极相连接,所述第二PNP管的发射极与第二电阻的下端连接,所述第二PNP管的集电极作为电流比较电路的输出端,所述偏置电流电路的第一输出端与第一PNP管的集电极连接,所述偏置电流电路的第二输出端与第二PNP管的集电极连接。进一步地,所述过流保护执行电路包括第一偏置电流端、栅极与第二PNP管的集电极相连接的第一NMOS管、第二NMOS管、第一PMOS管、发射极与驱动电压端相连接的第一NPN管,所述第一NMOS管的漏极与第一偏置电流端相连接,所述第一NMOS管的源极与第二NMOS管的源极相连接,所述第二NMOS管的栅极与第一NMOS管的漏极相连接,所述第二NMOS管的栅极与第一PMOS管的栅极相连接,所述第二NMOS管的漏极与第一PMOS管的漏极相连接,所述第二NMOS管的漏极与第一NPN管的基极相连接,所述第一NPN管的集电极与第一PMOS管的源极相连接,所述第一PMOS管的源极与电压输入端相连接。进一步地,所述偏置电流电路包括第二偏置电流端、偏置电压端、漏极与第二偏置电流端相连接的第三NMOS管、第四NMOS管、漏极与第一PNP管的集电极相连接的第五NMOS管、第六NMOS管、漏极与第二PNP管的集电极相连接的第七NMOS管、源极与第一NMOS管的源极相连接的第八NMOS管,所述第三NMOS管的源极与第四NMOS管的漏极相连接,所述第四NMOS管的栅极与第二偏置电流端相连接,所述第三NMOS管的栅极与偏置电压端相连接,所述第三NMOS管的栅极与第五NMOS管的栅极相连接,所述第五NMOS管的源极与第六NMOS管的漏极相连接,所述第六NMOS管的栅极与第四NMOS管的栅极相连接,所述第六NMOS管的栅极与第八NMOS管的栅极相连接,所述第八NMOS管的漏极与第七NMOS管的源极相连接,所述第七NMOS管的栅极与第五NMOS管的栅极相连接,所述第四NMOS管、第六NMOS管、第八NMOS管的源极接地。进一步地,所述功率管和采样管为宽长比成比例的PMOS管。本专利技术的有益效果是:本专利技术一种低压差线性稳压器的过流保护电路的采样管采样输出电流,电流比较电路通过电流比较的方式实现过流判断,过流保护执行电路实现过流保护,本专利技术的电路结构简单,无需使用比较器即可实现过流判断,且通过将采样管与功率管的漏极接在电压输出端VOUT上,使得采样电流与输出电流均流向芯片外,不流至芯片地,因此在各种输出电流下均可实现比较小的芯片地端静态电流,有效地降低了芯片的静态功耗。附图说明下面结合附图对本专利技术的具体实施方式作进一步说明:图1是现有技术的电路原理图;图2是本专利技术一种低压差线性稳压器的过流保护电路的电路原理图;图3是本专利技术一种低压差线性稳压器的过流保护电路的一具体电路原理图。具体实施方式需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。一种低压差线性稳压器的过流保护电路,与低压差线性稳压器相连接并对其进行过流保护,参考图2,图2是本专利技术一种低压差线性稳压器的过流保护电路的电路原理图,所述的低压差线性稳压器包括电压输入端VIN、源极与电压输入端VIN相连接的功率管MP、与功率管MP的栅极相连接的驱动电压端Vdrive、与功率管MP的漏极相连接的电压输出端VOUT,所述低压差线性稳压器的过流保护电路包括栅极与功率管MP的栅极、漏极与功率管MP的漏极分别相连接的采样管MS,第一输入端与电压输入端VIN相连接、第二输入端与采样管MS的源极相连接的电流比较电路,输入端与电流比较电路的输出端相连接的过流保护执行电路,过流保护执行电路的输出端与驱动电压端Vdrive相连接。采样管MS采样输出电流IOUT并将采样电流Isample送至电流比较电路,电流比较电路通过比较采样电流Isample和预设电流的大小以产生不同的数字信号,所述不同的数字信号输入过流保护执行电路,当采样电流Isample小于预设电流时,过流保护执行电路不导通;当采样电流Isample大于预设电流时,过流保护执行电路导通使功率管MP的栅极电压增大,从而限本文档来自技高网
...
一种低压差线性稳压器的过流保护电路

【技术保护点】
一种低压差线性稳压器的过流保护电路,与低压差线性稳压器相连接并对其进行过流保护,所述的低压差线性稳压器包括电压输入端、源极与电压输入端相连接的功率管、与功率管的栅极相连接的驱动电压端、与功率管的漏极相连接的电压输出端,其特征在于,所述低压差线性稳压器的过流保护电路包括栅极与功率管的栅极、漏极与功率管的漏极分别相连接的采样管,第一输入端与电压输入端相连接、第二输入端与采样管的源极相连接的电流比较电路,输入端与电流比较电路的输出端相连接的过流保护执行电路,过流保护执行电路的输出端与驱动电压端相连接。

【技术特征摘要】
1.一种低压差线性稳压器的过流保护电路,与低压差线性稳压器相连接并对其进行过流保护,所述的低压差线性稳压器包括电压输入端、源极与电压输入端相连接的功率管、与功率管的栅极相连接的驱动电压端、与功率管的漏极相连接的电压输出端,其特征在于,所述低压差线性稳压器的过流保护电路包括栅极与功率管的栅极、漏极与功率管的漏极分别相连接的采样管,第一输入端与电压输入端相连接、第二输入端与采样管的源极相连接的电流比较电路,输入端与电流比较电路的输出端相连接的过流保护执行电路,过流保护执行电路的输出端与驱动电压端相连接。2.根据权利要求1所述的一种低压差线性稳压器的过流保护电路,其特征在于,所述电流比较电路包括第一电阻、第二电阻、第一PNP管、第二PNP管、为所述第一PNP管和第二PNP管提供1:1的偏置电流的偏置电流电路,所述第一电阻的上端与第二电阻的上端相连接,所述第二电阻的上端作为电流比较电路的第一输入端,所述第一电阻的下端作为电流比较电路的第二输入端,所述第一电阻的下端与第一PNP管的发射极相连接,所述第一PNP管的基极与第二PNP管的基极相连接,所述第一PNP管的基极与集电极相连接,所述第二PNP管的发射极与第二电阻的下端连接,所述第二PNP管的集电极作为电流比较电路的输出端,所述偏置电流电路的第一输出端与第一PNP管的集电极连接,所述偏置电流电路的第二输出端与第二PNP管的集电极连接。3.根据权利要求2所述的一种低压差线性稳压器的过流保护电路,其特征在于,所述过流保护执行电路包括第一偏置电流端、栅极与第二PNP管的集电极相连接的第一NMOS管、第二NMOS管、第一PMOS管、发射极与驱动电压端相连接的第一NPN...

【专利技术属性】
技术研发人员:尚林林陈家隆阳云霄赵鹏兰云鹏裴国旭
申请(专利权)人:深圳市国微电子有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1