一种由源端无电极的MOSFET器件构成的新型皮安级电流源制造技术

技术编号:13502724 阅读:136 留言:0更新日期:2016-08-10 00:32
本发明专利技术公开了一种由源端无电极的MOSFET器件构成的新型皮安级电流源,包括多个相同型号的MOSFET器件,所述每个相同型号的MOSFET器件上的漏极连接在一起,并接到输出端O,每个MOSFET器件上的衬底电极连接在一起,并接地。本发明专利技术提供了由源端无电极的MOSFET器件构成的新型皮安级电流源,该电流源可提供数十皮安培电流的输出和控制,能够满足生物芯片对电流大小和功耗的苛刻要求:同时也可被制造成相应的集成电路芯片,由于涉及的MOSFET器件和电路与传统的CMOS集成电路工艺有很好的兼容性,因此无需特殊工艺,因此制造成本较低。

【技术实现步骤摘要】


本专利技术涉及一种电流源,具体是一种由源端无电极的MOSFET器件构成的新型皮安级电流源

技术介绍

随着集成电路工艺尺寸的不断缩小,电路的功耗问题变得越来越严重。在生物芯片领域内,已知人类神经元脉冲电流只有数十皮安培,因此这对生物芯片的电流大小及功耗提出了更为苛刻的要求。此外,人脑芯片近年来也获得了飞速的发展,这些芯片中的一个最重要指标是小电流的处理。当电流低至纳安培以下,这些芯片的设计就会遇到挑战。然而目前的半导体技术在控制这些数十安培电流方面存在诸多障碍,并未很好的解决这一问题。在此背景下,本设计提供了由源端无电极的MOSFET器件构成的新型皮安级电流源,该电流源可提供数十皮安培电流的输出和控制。

技术实现思路

本专利技术的目的在于提供一种由源端无电极的MOSFET器件构成的新型皮安级电流源,以解决上述
技术介绍
中提出的问题。
为实现上述目的,本专利技术提供如下技术方案:
一种由源端无电极的MOSFET器件构成的新型皮安级电流源,包括多个相同型号的MOSFET器件,所述每个相同型号的MOSFET器件上的漏极连接在一起,并接到输出端O,每个MOSFET器件上的衬底电极连接在一起,并接地。
作为本专利技术进一步的方案:所述的MOSFET器件为N型或者P型金属氧化物场效应管。
作为本专利技术进一步的方案:所述每个MOSFET器件上的栅极各自独立。
与现有技术相比,本专利技术的有益效果是:本专利技术提供了由源端无电极的MOSFET器件构成的新型皮安级电流源,该电流源可提供数十皮安培电流的输出和控制,能够满足生物芯片对电流大小和功耗的苛刻要求;同时也可被制造成相应的集成电路芯片,由于涉及的MOSFET器件和电路与传统的CMOS集成电路工艺有很好的兼容性,因此无需特殊工艺,因此制造成本较低。
附图说明
图1为由源端无电极的MOSFET器件构成的新型皮安级电流源的结构示意图;
图2为五MOSFET器件组成的电子导电型微电流源三角栅压信号加载时序关系;
图3为五MOSFET器件组成的电子导电型微电流源O端漏压VD加载时序关系;
图4为五MOSFET器件组成的电子导电型微电流源O端输出电流IO随着时间变化曲线;
图中:1-栅极、2-漏极、3-衬底电极、4和5为连接导线、6-MOSFET器件。
具体实施方式
下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。
请参阅图1,本专利技术实施例中,一种由源端无电极的MOSFET器件构成的新型皮安级电流源,包括多个相同型号MOSFET器件6,所述每个相同型号的MOSFET器件6上的漏极2连接在一起,并接到输出端O,每个MOSFET器件6上的衬底电极3连接在一起,并接地。
所述的MOSFET器件6为N型或者P型金属氧化物场效应管。
所述每个MOSFET器件6上的栅极1各自独立。
本专利技术的工作原理是:栅极1电压使得沟道为耗尽状态,同时给输出端O加载一恒定电压,这一电压即施加在每个MOSFET器件6的漏极2电压VD,此VD使得MOSFET器件6的漏PN结处于反偏状态。这时选择性的施加在某一个或者一些MOSFET器件6的栅极1上三角波电压信号,这时MOSFET器件6沟道中随着栅极1电压VG的变化会经历耗尽状态而使得界面陷阱起到产生中心的作用会产生出载流子,这些载流子被漏极2收集而形成输出端极低的输出电流脉冲,该电流脉冲可最低至皮安级别。通过选择性控制不同MOSFET器件6的栅极1的电压VG载入从而控制输出电流的频率及大小。
本MOSFET器件6具有两种导电类型结构:P型衬底时漏极2输出电流为电子电流,称为电子导电型微电流源;N型衬底时漏极2输出电流为空穴导电电流,这种类型称为空穴导电型微电流源。
下面以电子导电型微电流源结构为例对本专利技术进行进一步的阐述:
1)输出端O施加一恒定电压,此电压即为每个MOSFET器件6的正的漏极2电压VD,目的是为了使得漏PN结反偏。
2)当三角波电压信号选择性的加载在某个MOSFET器件6的栅极1上,这个MOSFET器件6的漏极2即输出一产生电流脉冲信号,该电流脉冲信号为数皮安或者数十皮安,这一电流脉冲信号流出输出端O端,成为输出电流IO。
3)当将栅极1电压上VG的三角波信号的载入和MOSFET器件6的选择按照一定时序进行控制,则输出的电流脉冲信号即能获得选择性输出,包括频率及幅值的控制。
下面以5个MOSFET器件6组成的电路对本专利技术方案做进一步的阐述:
1)取5个N型无源端电极MOSFET栅长为0.28微米,栅氧化层厚度为4nm的对比N型MOSFET器件6。按照图1所示电路进行连接,此时n=5,即构成一个五个MOSFET器件6组成的电子导电型微电流源。此时这5个MOSFET器件6的栅极压1电压分别为VG1,VG2,VG3,VG4和VG5。
2)衬底电极3接地。三角电压信号的电压区间为0~1V,信号加载时间为2秒。依据图2三角电压信号依次施加在5个MOSFET器件6的栅电极上,时间轴Time上,0、t1、t2、t3、t4和t5分别为加载的时间点,即0、t1、t2、t3、t4和t5时间间隔相同,都为2s。
3)此外,图3所示,O端施加一恒定正电压,其值为VD=0.2V。
4)图4为O端电流IO随着时间的输出关系,其电流脉冲峰值为14pA,即14皮安,而且与输入的栅极1电压VG的时序具有很好的一致性。从图4中可看出,上述电路和信号加载方式实现了皮安级电流的控制。
对于本领域技术人员而言,显然本专利技术不限于上述示范性实施例的细节,而且在不背离本专利技术的精神或基本特征的情况下,能够以其他的具体形式实现本专利技术。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本专利技术的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本专利技术内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。
本文档来自技高网
...

【技术保护点】
一种由源端无电极的MOSFET器件构成的新型皮安级电流源,包括多个相同型号的MOSFET器件(6),其特征在于,所述每个相同型号的MOSFET器件(6)上的漏极(2)连接在一起,并接到输出端O,每个MOSFET器件(6)上的衬底电极(3)连接在一起,并接地。

【技术特征摘要】
1.一种由源端无电极的MOSFET器件构成的新型皮安级电流源,包括多个相同型号的MOSFET器件(6),其特征在于,所述每个相同型号的MOSFET器件(6)上的漏极(2)连接在一起,并接到输出端O,每个MOSFET器件(6)上的衬底电极(3)连接在一起,并接地。
2.根据权利要求1所述的...

【专利技术属性】
技术研发人员:陈海峰
申请(专利权)人:西安邮电大学
类型:发明
国别省市:陕西;61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1