调变电路及其操作方法技术

技术编号:13183346 阅读:72 留言:0更新日期:2016-05-11 15:00
本发明专利技术涉及一种调变电路,包括锁相回路电路、缩放电路以及积分三角调变器。锁相回路电路用以回应参考信号、第一控制信号以及第二控制信号产生输出振荡信号。缩放电路耦接锁相回路电路,用以回应调变数据产生第一控制信号,以控制输出振荡信号的频率偏移,其中第一控制信号是一数字形式的信号。积分三角调变器用以依据调变数据产生第二控制信号,以调变锁相回路电路的除频器的除频值。

【技术实现步骤摘要】
【专利说明】
本专利技术关于一种。【
技术介绍
】两点调变(two-point modulat1n)技术广泛地应用在通信领域。两点调变技术通过将调变数据分成两部分:一部分被传送到压控振荡器(voltage-controlledoscillator, VC0),另一部分被传送到积分三角调变器(delta sigma modulator, SDM),以避免锁相回路(phase-locked loop, PLL)频宽限制的问题。然而,两点调变器需要在VCO的输入端设置数字模拟转换器(digital to analog converter, DAC)及/或其它电路以将调变数据转换成模拟形式,使得装置的电源消耗增加。此外,两调变路径间的增益不匹配(gain mismatch)亦会造成信号失真。因此,如何提出一种简单、低功耗、低成本且可进行自身校正的,乃目前业界所致力的课题的一。【
技术实现思路
】本揭露有关于一种。依据一实施例,提出一种调变电路,该调变电路包括锁相回路电路、缩放电路以及积分三角调变器。锁相回路电路用以回应参考信号、第一控制信号以及第二控制信号产生输出振荡信号。缩放电路耦接锁相回路电路,用以回应调变数据产生第一控制信号,以控制输出振荡信号的频率偏移,其中第一控制信号是一数字形式的信号。积分三角调变器用以依据调变数据产生第二控制信号,以调变锁相回路电路的除频器的除频值。依据另一实施例,提出一种调变电路的操作方法。该操作方法包括以下步骤:通过锁相回路电路,回应参考信号、第一控制信号以及第二控制信号产生输出振荡信号;通过耦接锁相回路电路的缩放电路,回应调变数据产生第一控制信号,以控制输出振荡信号的频率偏移,其中第一控制信号是一数字形式的信号;通过耦接锁相回路电路的积分三角调变器,依据调变数据产生第二控制信号,以调变锁相回路电路的除频器的除频值。为了对本专利技术的上述及其它方面有更佳的了解,下文特举较佳实施例,并配合所附图式,作详细说明如下:【【附图说明】】图1绘示依据本揭露一实施例的调变电路。图2绘示依据本揭露一实施例的振荡模块。图3绘示依据本揭露一实施例的具有增益校正能力的调变电路。图4绘示依据本揭露一实施例的用以校正调变电路的增益不匹配的操作方法的流程图。图5绘示在增益校正期间,锁相回路电路在不同阶段的示例性时序图。图6绘示依据本揭露另一实施例的调变电路。图7绘示依据本揭露一实施例的用以校正调变电路的增益不匹配的操作方法的流程图。【【具体实施方式】】图1绘示依据本揭露一实施例的调变电路10。调变电路10可用在基于两点调变架构的发送器(transmitter),以提供不同调变形式的频率调变。如图1所示,调变电路10经由第一输入INl与第二输入IN2接收调变数据MD,并产生输出振荡信号S_out。来自第一输入INl的调变数据MD被转换成第一控制信号S_cl,来自第二输入IN2的调变数据MD被转换成第二控制信号S_c2。调变电路10包括锁相回路(phase-locked loop, PLL)电路100、积分三角调变器(delta sigma modulator, SDM) 112 以及缩放电路(scalar circuit) 114。PLL 电路 100 回应参考信号S_ref、第一控制信号S_cl以及第二控制信号S_c2产生输出振荡信号S_out。缩放电路114耦接PLL电路100,可回应调变数据MD产生第一控制信号S_cl,以控制输出振荡信号S_out的频率偏移。SDM 112依据调变数据MD产生第二控制信号S_c2,以调变PLL电路100中除频器110的除频值。PLL电路100包括振荡模块102、相位频率侦测器104、电荷栗106、回路滤波器108以及除频器110。振荡模块102可回应来自回路滤波器108的滤波后信号S_f以及来自缩放电路114的第一控制信号S_cl产生输出振荡信号S_out。振荡模块102包括数字控制振荡器(digital controlled oscillator, DC0) 1020 以及压控振荡器(voltage controlledoscillator, VC0) 1022。第一控制信号S_cl可控制DCO 1020的电容值以调整输出振荡信号S_out的频率。VCO 1022可回应滤波后信号S_f进行相位锁定(phase-locking)。在实施例中,第一控制信号S_cl是一数字形式的信号,用以指示振荡模块102的估测调整增益(estimated tuning gain, Kd)。估测调整增益表示DCO 1020中频率调整单元变化所造成的估测频率偏移量。举例来说,若调变数据MD对应目标频率Ft,缩放电路114所产生的第一控制信号S_cl可由round来表示,即指DCO 1020为达到输出振荡信号S_out期望的频率偏移而需要致能/失能(activated/deactivated)的频率调整单元数目。由于DCO 1020可由数字形式的第一控制信号S_cl来调整,故不需额外的数字模拟转换器将调变数据MD转换成模拟形式的信号,因此可实现简单、低成本、低功耗的调变电路。相位频率侦测器104接收参考信号S_ref以及来自除频器110的除频后信号S_d,并侦测参考信号S_ref与除频后信号S_d间的相位差。除频器110接收输出振荡信号S_out,并回应于输出振荡信号S_out与第二控制信号S_c2产生除频后信号S_d。在一实施例中,相位频率侦测器104比较参考信号S_ref与除频后信号S_d,并回应参考信号S_ref与除频后信号S_d间的相位差来致能电荷栗106。当相位差趋近于零,PLL电路100进入相位锁定状态。电荷栗106耦接相位频率侦测器104的输出,并产生与参考信号S_ref和除频后信号S_d之间的相位差成比例的电荷量。回路滤波器108耦接电荷栗106,可回应于测得的相位差输出滤波后信号S_f。在一实施例中,回路滤波器108对取自电荷栗106的信号行进行滤波以产生滤波后信号S_f。振荡模块102可回应接收到的滤波后信号S_f控制VCO 1022的振荡。除频器110耦接振荡模块102与相位频率侦测器104,用以利用除频值(例如N)对输出振荡信号S_out的频率进行除频,以产生除频后信号S_d。通过动态地改变除频值,除频的平均将变成一分数,使得输出振荡信号S_out的等效频率变为Fo = Fr*N.F,其中Fr表示参考信号S_ref的频率,F表示除频值的分数部份。因此,可藉由调变除频值来调整输出振荡信号S_out的频率。图2绘示振荡模块102的一示例性电路图。振荡模块102包括LC(电感、电容)共振槽(resonant tank) 210,其包括用于DCO 1020的数字控制电容组(bank)2102以及用于VCO 1022的电压调整电容组2104。数字控制电容组2102包括多个频率调整单元(frequency tuning cell) TC,各频率调整单元TC包括一或多个电容Cl以及一或多个开关SW。回应于第一控制信号S_cl,各开关SW被选择性地开启/关闭,使得数字控制电容组2102的电容值被改变。在此情况下,振荡模块102的估测调整增益是指开启/关闭DCO102本文档来自技高网...

【技术保护点】
一种调变电路,包括:一锁相回路电路,用以回应于一参考信号、一第一控制信号以及一第二控制信号产生一输出振荡信号;一缩放电路,耦接该锁相回路电路,用以回应调变数据产生该第一控制信号,以控制该输出振荡信号的频率偏移,其中该第一控制信号是一数字形式的信号;以及一积分三角调变器,用以依据该调变数据产生该第二控制信号,以调变该锁相回路电路的一除频器的一除频值。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:黄彦霖张湘辉陈信宏
申请(专利权)人:联发科技股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1