具有低时钟功率的触发器制造技术

技术编号:13142152 阅读:96 留言:0更新日期:2016-04-07 02:35
本公开提供了一种由于减少的晶体管计数而利用低功率的触发器(200)。该触发器(200)包括三态反相器(205),该三态反相器接收触发器输入(202)和时钟输入(204)。主锁存器(220)耦合到该三态反相器(205)的输出端并且向该三态反相器(205)提供控制信号(207)。该控制信号(207)激活该三态反相器(205)。从锁存器(240)接收该主锁存器(220)的输出和该控制信号(207)。输出反相器(250)耦合到该从锁存器(240)的输出端并且生成触发器输出(252)。

【技术实现步骤摘要】

本公开的实施例涉及集成电路中的具有低时钟功率的触发器
技术介绍
由于集成电路(IC)的持续发展,触发器对任何电路设计的功率的很大一部分做 出了贡献。IC中消耗功率的各个单元是逻辑实现、触发器、RAM、时钟树和集成时钟门控 (ICG)单元。各个单元的功耗比较如下;在典型的设计中,逻辑实现消耗全部功率的29%、 触发器27%、RAM18%、时钟树16%和ICGlO%。在数字设计中,触发器形成数字子芯片的 20-40 %〇 触发器内部的大部分功率由接收时钟输入的晶体管消耗,这是由于数据活动因素 通常低得多。不管数据是否在每个周期改变,接收时钟输入的晶体管保持在每个时钟周期 切换。因此,明显的是,由于晶体管计数减少,触发器所消耗的功率也能够减少。此外,触发 器中的时钟功率对于总体数字功耗而言是关键的。时钟功耗是由于各个时钟阶段的冗长同 步以及触发器内的这些时钟信号的路由导致的。明显的是,触发器面积的减少将直接改善 总体数字功耗。
技术实现思路

技术实现思路
被提供以符合37C. F. R. § 1. 73,要求本专利技术的
技术实现思路
简要地指示本 专利技术的性质和本质。本
技术实现思路
是通过以下理解提交的:本
技术实现思路
将不用于解释或限制 权利要求书的范围或含义。 实施例提供了一种触发器。该触发器包括三态反相器,该三态反相器接收触发器 输入和时钟输入。主锁存器耦合到该三态反相器的输出端并且向该三态反相器提供控制信 号。该控制信号激活该三态反相器。从锁存器接收该主锁存器的输出和该控制信号。输出 反相器耦合到该从锁存器的输出端并且生成触发器输出。 在以下附图和【具体实施方式】中提供其他方面和示例实施例。【附图说明】 图1示出了触发器的示意图; 图2示出了根据实施例的触发器的示意图; 图3示出了根据实施例的触发器的晶体管级别实施方式的示意图; 图4示出了根据实施例的触发器的示意图; 图5示出了根据实施例的触发器的晶体管级别实施方式的示意图; 图6示出了根据实施例的扫描触发器的示意图;以及 图7示出了根据该实施例的装置的示意图。【具体实施方式】 图1示出了触发器100的示意图。触发器100接收触发器输入D 155、时钟输入 CLK 160和反相时钟输入CLKZ 165。三态反相器105耦合到主锁存器110。在三态反相器 115处接收主锁存器110的输出。从锁存器125耦合到三态反相器115。使用两个背靠背 反相器实现主锁存器110和从锁存器125。 背靠背反相器主锁存器110中反相器IlOa和三态反相器IlOb从锁存器125中反 相器125a和三态反相器125b。从锁存器125的输出等于三态反相器115的输出。在数据 反相器130处接收从锁存器125的输出。数据反相器130生成触发器输出Q 180。反相器 135接收时钟输入CLK160以便生成反相时钟输入CLKZ 165。 现在解释在图1中示出的触发器的操作。使用PMOS和NMOS晶体管实现触发器 100。使用耦合到三态反相器115的主锁存器110和从锁存器125存储触发器输入155。从 锁存器125的输出由数据反相器130反相以便生成触发器输出Q 180。触发器100内部的 大部分功率由接收时钟输入CLK 160和反相时钟输入CLKZ 165的晶体管消耗。不管触发 器输入155是否存在变化,接收时钟输入CLK 160和反相时钟输入CLKZ 165的晶体管每个 时钟周期切换。 在触发器100中,在触发器100、主锁存器110的三态反相器110b、三态反相器115 和从锁存器125的三态反相器125b的输入端处接收时钟输入CLK 160和反相时钟输入 CLKZ 165。因此,存在接收时钟输入CLK160或者反相时钟输入CLKZ 165的总共十个晶体 管。因此,明显的是,由于晶体管尤其是时钟晶体管的数量减少,触发器100所消耗的功率 也能够减少。此外,时钟输入CLK 160和反相时钟输入CLKZ 165的恒定切换致使大量的栅 电容充电和放电。 由于晶体管的数量减少,触发器100所消耗的大量的功率能够减少。此外,触发器 100中的时钟功率对于总体数字功耗而言是关键的。时钟功耗是由于各个时钟阶段的冗长 同步以及触发器100内的这些时钟信号的路由导致的。于是,触发器100必须与时钟输入 CLK 160对齐,从而产生功率高效的设计。 图2示出了根据实施例的触发器200的示意图。触发器200包括三态反相器205、 主锁存器220、从锁存器240和输出反相器250。三态反相器205接收触发器输入(D) 202 和时钟输入CLK 204。主锁存器220耦合到三态反相器205的输出。主锁存器220包括接 收三态反相器205的该输出的节点'A'。节点'A'耦合到反相逻辑门206。反相逻辑门206 接收三态反相器205的该输出以及时钟输入CLK 204。 反相逻辑门206的输出是主锁存器220的输出。节点'B'接收该主锁存器的输 出。主锁存器220的该输出是控制信号(CNT) 207。控制信号(CNT) 207被提供给三态反相 器205。主锁存器220包括耦合到节点'A'的主反相器208并且接收三态反相器205的该 输出。主反相器208生成第一反相输出N1212。主锁存器220包括主半三态反相器210。主 半三态反相器210包括第三PMOS晶体管214。第三PMOS晶体管214的栅极端子耦合到节 点 'B'。 第三NMOS晶体管216耦合到第三PMOS晶体管214的漏极端子。第三PMOS晶体 管214的该漏极端子耦合到节点'A'并且接收三态反相器205的该输出。该第三NMOS晶体 管的栅极端子接收时钟输入CLK 204。第四NMOS晶体管218耦合到第三NMOS晶体管216 的源极端子。第四NMOS晶体管218的栅极端子耦合到主反相器208并且接收第一反相输 出 N1212。 第四NMOS晶体管218的该源极端子和第三PMOS晶体管214的源极端子分别耦合 到接地端子和电源端子(VJ。从锁存器240接收主锁存器220的该输出。从锁存器240耦 合到节点'B'。从锁存器240包括接收主锁存器220的该输出的从半三态反相器222。 从半三态反相器222在从路径225上生成从锁存器240的输出。从锁存器240中 的第一从反相器224通过从路径225耦合到从半三态反相器222。从锁存器240还包括耦 合到第一从反相器224的从三态反相器226。从三态反相器226还接收时钟输入CLK 204 和控制信号(CNT) 207。从三态反相器226的输出耦合到从路径225上的节点'C'。 从半三态反相器222包括第七PMOS晶体管222pl。第七PMOS晶体管222pl的栅极 端子接收主锁存器220的该输出。第七NMOS晶体管222nl耦合到第七PMOS晶体管222pl 的漏极端子。第七NMOS晶体管222nl的栅极端子接收时钟输入CLK 204。 第八NMOS晶体管222n2耦合到第七NMOS晶体管222nl的源极端子。第八NMOS 晶体管222n2的栅极端子接收第一反相输出N1212。第七PMOS晶体管222pl的该漏极端 子耦合到第七NMOS晶体管222nl的漏极端子以便在从路径本文档来自技高网...

【技术保护点】
一种触发器,包括:三态反相器,被配置成用于接收触发器输入和时钟输入;主锁存器,耦合到该三态反相器的输出端并且被配置成用于向该三态反相器提供控制信号,该控制信号被配置成用于激活该三态反相器;从锁存器,被配置成用于接收该主锁存器的输出和该控制信号;以及输出反相器,耦合到该从锁存器的输出端并且被配置成用于生成触发器输出。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:S·南迪B·M·苏班纳瓦
申请(专利权)人:德克萨斯仪器股份有限公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1