【技术实现步骤摘要】
本专利技术涉及信号处理领域,具体而言,涉及一种信号采样处理方法和系统。
技术介绍
在高速接收机中常使用判决反馈型均衡(DecisionFeedbackEqualizer,简称为DFE)以降低符号间干扰(InterSymbolInterference,简称为ISI)的效应,扩大眼图。DFE的原理是通过前一位得到的数据值来决定反馈信号的符号,反馈信号加入输入信号抵消信道等因素带来的衰减,扩大了实际信号的张开幅度,提高了抖动容许度(JitterTolerance),降低了后续时钟恢复电路的采样的难度。DFE通常分为直接反馈DFE和超前反馈DFE两种,也有只作用于边沿的边沿型DFE。图1是根据相关技术的典型DFE应用的框图,如图1所示,高速差分信号陆续通过连续时间线性均衡(ContinuousTimeLinearEqualizer,简称为CTLE)进入DFE和时钟数据恢复(CDR),完成数据接收。图2是根据相关技术的超前反馈DFE的框图,如图2所示,由CTLE输出的信号进入DFE后先分别加减一个直流电平h1。h1即是第一级DFE的反馈系数。超前反馈(LookAhead)的实现由前位数据在数据选择器(MUX)后选择完成,所以其第一级反馈是静态的,CK和CKb为来自CDR的时钟。在CDR完成相位对准后,CK的上升沿应当对准信号眼图的中心位置,如果CK的位置偏离中心将导致抖动容许度的下降。图3是根据相关技术的DFE工作的时序图 ...
【技术保护点】
一种信号采样处理方法,其特征在于,包括:接收通过连续时间线性均衡CTLE处理后的差分信号;将处理后的差分信号分别加减一个直流电平,得到第一路信号和第二路信号;以及分别对所述第一路信号和所述第二路信号进行采样。
【技术特征摘要】
1.一种信号采样处理方法,其特征在于,包括:
接收通过连续时间线性均衡CTLE处理后的差分信号;
将处理后的差分信号分别加减一个直流电平,得到第一路信号和第二路信号;
以及
分别对所述第一路信号和所述第二路信号进行采样。
2.根据权利要求1所述的方法,其特征在于,
在对所述第一路信号进行采样之后,所述方法还包括:探测所述第一路信号
的连续三位数据的取值,其中,所述第一路信号的连续三位数据的取值包括100、
101、110和111;在探测到所述第一路信号的连续三位数据为101时,不传递所
述101的边沿信息至时钟数据恢复电路CDR;以及在探测到所述第一路信号的连
续三位数据为110时,传递所述110的边沿信息至所述CDR,
在对所述第二路信号进行采样之后,所述方法还包括:探测所述第二路信号
的连续三位数据的取值,其中,所述第二路信号的连续三位数据的取值包括000、
001、010和011;在探测到所述第二路信号的连续三位数据为010时,不传递所
述010的边沿信息至所述CDR;以及在探测到所述第二路信号的连续三位数据为
110时,传递所述001的边沿信息至所述CDR。
3.根据权利要求2所述的方法,其特征在于,通过边沿选择滤波器探测所述第一路
信号的连续三位数据的取值或所述第二路信号的连续三位数据的取值,其中,在
所述边沿选择滤波器探测到所述第一路信号的连续三位数据为101时,不传递所
述101的边沿信息至所述CDR,在探测到所述第二路信号的连续三位数据为010
时,不传递所述010的边沿信息至所述CDR。
4.根据权利要求3所述的方法,其特征在于,在所述边沿选择滤波器探测到所述101
或所述010时,通过封锁所述CDR的相位探测器PD的up信号和down信号以不
传递所述边沿信息。
5.根据权利要求3或4所述的方法,其特征在于,所述方法还包括:在接收机需要
处理所述101和/或所述010信号时,关闭所述边沿选择滤波器。
6.一种信号采样处理系统,其特征在于,包括:
连续时间线性均衡CTLE,用于对差分信号进行处理,输出处理后的差分信
号;
判决反馈型均衡DFE,与所述CTLE连接,用于将所述处理后的差分信号分
别加减一个直流电平,得到第一路信号和第二路信号,并分别对所述第一路信号
和所述第二路信号进行采样。
7.根据权利要求6所述的系统,其特征在于,所述系统还包括时钟数据恢复电路CDR,
所述CDR连接至所述DFE,
所述DFE还...
【专利技术属性】
技术研发人员:李奇,
申请(专利权)人:硅谷数模半导体北京有限公司,硅谷数模国际有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。