一种基于DSP和FPGA的双波束点迹数据处理装置制造方法及图纸

技术编号:13090926 阅读:140 留言:0更新日期:2016-03-30 19:14
本实用新型专利技术属于一次雷达领域,特别涉及一种基于DSP和FPGA的双波束点迹数据处理装置。本实用新型专利技术包括信号处理模块和控制时序模块,所述信号处理模块分别通过第一板间链路口和第二板间链路口接收高、低波束回波信号的数据信息,所述信号处理模块与控制时序模块之间双向通信连接,所述信号处理模块与存储器模块之间通过一根数据总线双向通信连接,所述控制时序模块分别与存储器模块、外部端口模块之间双向通信连接,所述存储器模块与外部端口模块之间双向通信连接。本实用新型专利技术的第一DSP芯片、第二DSP芯片的内部软件的可移植性好,而且具有结构紧凑、稳定性高、成本低廉的特点。

【技术实现步骤摘要】

本技术属于一次雷达领域,特别涉及一种基于DSP和FPGA的双波束点迹数据处理装置
技术介绍
点迹数据处理是现代雷达信号处理和数据处理相融合的产物,现行雷达一部分没有专用的点迹数据处理功能,另一部分直接将信号处理经过脉压、滤波后的回波数据参数送给终端显示,目标分裂严重、而且精度不高,同时其中包含大量气象杂波、地物杂波、噪声等引起的虚假目标,影响目标的观察;即使有专用的点迹处理系统,较多运行于嵌入式计算机或PC平台,设备成本较高、开发代价大、通用性要求差。
技术实现思路
本技术为了克服上述现有技术的不足,提供了一种基于DSP和FPGA的双波束点迹数据处理装置,本装置具有专用的点迹数据处理功能,而且结构紧凑、通用性好、成本低廉。为实现上述目的,本技术采用了以下技术措施:—种基于DSP和FPGA的双波束点迹数据处理装置,包括信号处理模块和控制时序模块(20),所述信号处理模块分别通过第一板间链路口、第二板间链路口接收高、低波束回波信号的数据信息,所述信号处理模块与控制时序模块(20)之间双向通信连接,所述信号处理模块与存储器模块之间双向通信连接,所述控制时序模块(20)分别与存储器模块、外部端口模块之间双向通信连接,所述存储器模块与外部端口模块之间双向通信连接。优选的,所述信号处理模块包括如下组成部分:第一DSP芯片(11),与所述第一板间链路口之间双向通信连接,所述第一 DSP芯片(11)与存储器模块之间通过一根数据总线双向通信连接,所述第一DSP芯片(11)分别与第二DSP芯片(12)、第三DSP芯片(13)、第四DSP芯片(14)之间双向通信连接;第二DSP芯片(12),与第二板间链路口之间双向通信连接,所述第二DSP芯片(12)与存储器模块之间通过一根数据总线双向通信连接,所述第二 DSP芯片(12)分别与第三DSP芯片(13)、第四DSP芯片(14)之间双向通信连接;第三DSP芯片(13),与存储器模块之间通过一根数据总线双向通信连接,所述第三DSP芯片(13)分别与第四DSP芯片(14)、控制时序模块(20)之间双向通信连接;第四DSP芯片(14),与存储器模块之间通过一根数据总线双向通信连接,所述第四DSP芯片(14)与控制时序模块(20)之间双向通信连接。优选的,所述存储器模块包括如下组成部分:(0012)第一双口RAM(31),分别与第一 DSP芯片(11)、第二 DSP芯片(12)、第三DSP芯片(13)、第四DSP芯片(14)之间通过一根数据总线双向通信连接,所述第一双口RAM(31)还分别与外部端口模块、控制时序模块(20)之间双向通信连接; 第二双口 RAM(32),分别与第一 DSP芯片(11)、第二 DSP芯片(12)、第三DSP芯片、第四DSP芯片(14)之间通过一根数据总线双向通信连接,所述第二双口RAM(32)还分别与外部端口模块、控制时序模块(20)之间双向通信连接;FLASH存储器(33),分别与第一 DSP芯片(11)、第二 DSP芯片(12)、第三DSP芯片(13)、第四DSP芯片(14)之间通过一根数据总线双向通信连接;SDRAM存储器(34),分别与第一 DSP芯片(11)、第二 DSP芯片(12)、第三DSP芯片(13)、第四DSP芯片(14)之间通过一根数据总线双向通信连接。进一步的,所述外部端口模块包括第一外部端口(35)和第二外部端口(36),所述第一外部端口(35)的两个信号端口分别与第一双口RAM(31)、第二双口RAM(32)之间双向通信连接,第一外部端口( 35)的两个信号端口均与控制时序模块(20)之间双向通信连接;所述第二外部端口(36)的两个信号端口均与控制时序模块(20)之间双向通信连接。进一步的,所述第一DSP芯片(11)、第二DSP芯片(12)、第三DSP芯片(13)、第四DSP芯片(14)型号均为美国Analog Devices公司生产的TSl系列芯片。进一步的,所述控制时序模块(20)为FPGA。本技术的有益效果在于:I)、本技术包括信号处理模块和控制时序模块,所述信号处理模块分别通过第一板间链路口和第二板间链路口接收高、低波束回波信号的数据信息,所述信号处理模块与控制时序模块之间双向通信连接,所述信号处理模块与存储器模块之间通过一根数据总线双向通信连接,所述控制时序模块分别与存储器模块、外部端口模块之间双向通信连接,所述存储器模块与外部端口模块之间双向通信连接,因此本装置具有结构紧凑、稳定性高、成本低廉的特点。值得特别指出的是:本技术只保护由上述物理部件以及连接各个物理部件之间的线路所构成的装置或者物理平台,而不涉及其中的软件部分。2)、所述第一 DSP芯片、第二 DSP芯片、第三DSP芯片、第四DSP芯片均为美国AnalogDevices公司生产的TSl系列芯片,此系列芯片具有处理数据速度快、高性能、并行处理的特点,而且成本低廉、性能稳定,有效的提高了点迹处理的效率。3)、所述控制时序模块为FPGA,可以根据系统的时序要求,产生适合于TSl系列芯片运行的时序电路,而且运行速度快,性能稳定可靠。【附图说明】图1为本技术的原理图;图2为本技术的点迹凝聚软件流程框图;图3为本技术的点迹融合软件流程框图;图4为普通雷达的波束扫描所得的点数据信息图;图5为点迹凝聚处理后探测目标的准确位置图。图中的附图标记含义如下:11一第一DSP芯片 12—第二DSP芯片 13—第三DSP芯片14 一第四DSP芯片 20—控制时序模块 31—第一双口 RAM32—第二双口 RAM 33—FLASH 存储器 34—SDRAM 存储器35 一第一外部端口 36 一第二外部端口【具体实施方式】下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。本技术包括发射波形产生模块、双通道数字接收机模块以及双通道信号处理器模块,所述发射波形产生模块的信号输出端连接双通道数字接收机模块的信号输入端,所述双通道数字接收机模块的信号输出端连接双通道信号处理器模块的信号输入端。所述双通道数字接收机模块包括两个独立的接收通道,分别为第一接收通道和第二接收通道,所述第一接收通道和第二接收通道的信号输入端均连接发射波形产生模块的信号输出端,信号输出端均连接双通道信号处理器模块的信号输入端。如图1所示,所述双通道信号处理器模块包括时钟产生单元10、信号处理单元20、信号频率分集合成单元30、存储器单元以及外设接口,第一FPGA芯片21、第二FPGA芯片22组成信号处理单元20,第一 SRAM31、第二 SRAM32、第三SRAM33、第四SRAM34、SDRAM存储器35、FLASH存储器36组成存储器单元;所述第一FPGA芯片21,所述第一FPGA芯片21用于接收第一接收波形信号,所述第一FPGA芯片21的信号输入端分别连接时钟产生单元10、信号频率分集合成单元30的信号输出端,所述第一 F本文档来自技高网...

【技术保护点】
一种基于DSP和FPGA的双波束点迹数据处理装置,其特征在于:包括信号处理模块和控制时序模块(20),所述信号处理模块分别通过第一板间链路口、第二板间链路口接收高、低波束回波信号的数据信息,所述信号处理模块与控制时序模块(20)之间双向通信连接,所述信号处理模块与存储器模块之间双向通信连接,所述控制时序模块(20)分别与存储器模块、外部端口模块之间双向通信连接,所述存储器模块与外部端口模块之间双向通信连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:何启跃马磊雷远宏
申请(专利权)人:安徽四创电子股份有限公司
类型:新型
国别省市:安徽;34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1