一种周期性唤醒低功耗定时电路制造技术

技术编号:12823536 阅读:139 留言:0更新日期:2016-02-07 13:34
本实用新型专利技术公开了一种周期性唤醒低功耗定时电路,包括:直流电源、充电电路、放电电路、稳压芯片和驱动电路;其中:直流电源分别与充电电路、放电电路和稳压芯片相连,为充电电路、放电电路和稳压芯片提供工作电源;充电电路与稳压芯片相连,使能稳压芯片输出高电平;放电电路与稳压芯片相连,使能稳压芯片输出低电平;稳压芯片与驱动电路相连,通过输出的高低电平控制驱动电路的工作状态;驱动电路与放电电路相连,通过输出高电平驱动信号控制放电电路周期性放电。本实用新型专利技术能够降低设备的功耗,延长设备的使用时间。

【技术实现步骤摘要】

本技术涉及低功耗电路
,尤其涉及一种周期性唤醒低功耗定时电路
技术介绍
目前,随着集成电路制造水平的不断提高,芯片的尺寸不断减小,各种便携式设备也相继不断出现。便携式设备大都采用电池供电,为了延长设备的使用时间,对设备中电路的功耗提出比较高的要求。目前,大都采用微控制单元内部的定时器产生周期信号,周期性的开启设备中的功率电路。但是,这种方式微控制单元自身将一直处于工作状态,不能将设备的功耗降到最低。因此,如何设计一种具有周期唤醒功能的低功耗定时电路来延长设备的使用时间是一项亟待解决的问题。
技术实现思路
本技术提供了一种周期性唤醒低功耗定时电路,能够降低设备的功耗,延长设备的使用时间。本技术提供了一种周期性唤醒低功耗定时电路,包括:直流电源、充电电路、放电电路、稳压芯片和驱动电路;其中:所述直流电源分别与所述充电电路、放电电路和稳压芯片相连,为所述充电电路、放电电路和稳压芯片提供工作电源;所述充电电路与所述稳压芯片相连,使能所述稳压芯片输出高电平;所述放电电路与所述稳压芯片相连,使能所述稳压芯片输出低电平;所述稳压芯片与所述驱动电路相连,通过输出的高低电平控制所述驱动电路的工作状态;所述驱动电路与所述放电电路相连,通过输出高电平驱动信号控制所述放电电路周期性放电。优选地,所述电路还包括:快速上电电路; 所述直流电源与所述快速上电电路相连,为所述快速上电电路提供工作电源;所述快速上电电路与所述充电电路相连,快速对所述充电电路进行充电。优选地,所述充电电路包括:第四电阻R4和第二电容C2 ;其中:所述第四电阻R4的一端分别与所述直流电源的输出端和所述稳压芯片的输入脚相连,所述第四电阻R4的另一端分别与所述第二电容C2的一端和所述稳压芯片的使能脚相连;所述第二电容C2的另一端分别与所述稳压芯片的接地脚和所述驱动电路的接地脚相连。优选地,所述放电电路包括:M0S管Q1和所述第二电容C2 ;其中:所述M0S管的漏极分别与所述直流电源的输出端和所述稳压芯片的使能脚相连;所述MOS管的源极分别与所述稳压芯片的接地脚和所述驱动电路的接地脚相连;所述M0S管的栅极与所述驱动电路的高低电平输出端相连;所述第二电容C2的一端与所述M0S管的漏极相连,另一端与所述M0S管的源极相连。优选地,所述快速上电电路包括:第一电容C1、第一电阻R1、第二电阻R2、第三电阻R3和三极管Q2 ;其中:所述第一电容C1的一端分别与所述直流电源的输出端和所述稳压芯片的输入脚相连,所述第一电容C1的另一端与所述第三电阻R3的一端相连;所述第三电阻R3的另一端分别与所述第二电阻R2的一端和所述三极管Q2的基极相连;所述第二电阻R2的另一端分别与所述三极管Q2的发射极、所述M0S管的漏极和所述稳压芯片的使能脚相连;所述第一电阻R1的一端分别与所述直流电源的输出端和所述稳压芯片的输入脚相连,所述第一电阻R1的另一端与所述三极管Q2的集电极相连;所述三极管Q2的发射极与所述稳压芯片的使能脚相连。优选地,所述第一电阻R1的电阻值小于所述第四电阻R4的电阻值。由上述方案可知,本技术提供的一种周期性唤醒低功耗定时电路,通过直流电源能够为充电电路、放电电路和稳压芯片提供工作电源;通过充电电路能够使能稳压芯片输出高电平控制驱动电路处于工作状态;通过放电电路能够使能稳压芯片输出低电平控制驱动电路处于完全断电状态;通过驱动电路输出的高电平驱动信号能够控制放电电路周期性的放电;在放电的过程中能够使驱动电路的电源完全被切断,实现低功耗,通过周期性的放电能够使得驱动电路很容易的切换到正常的工作模式,在保证设备正常工作的情况下,降低了设备的功耗,延长了设备的使用时间。【附图说明】为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本技术实施例一公开的一种周期性唤醒低功耗定时电路的结构示意图;图2为本技术实施例二公开的一种周期性唤醒低功耗定时电路的结构示意图;图3为本技术实施例三公开的一种周期性唤醒低功耗定时电路的电路图。【具体实施方式】下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。如图1所示,为本技术实施例一公开的一种周期性唤醒低功耗定时电路,包括:直流电源11、充电电路12、放电电路13、稳压芯片14和驱动电路15 ;其中:直流电源11分别与充电电路12、放电电路13和稳压芯片14相连,为充电电路12、放电电路13和稳压芯片14提供工作电源;充电电路12与稳压芯片14相连,使能稳压芯片14输出高电平;放电电路13与稳压芯片14相连,使能稳压芯片14输出低电平;稳压芯片14与驱动电路15相连,通过输出的高低电平控制驱动电路15的工作状态;驱动电路15与放电电路13相连,通过输出高电平驱动信号控制放电电路13周期性放电。上述公开的周期性唤醒低功耗定时电路的工作原理为:当需要电子设备中的驱动电路处于正常工作模式时,通过直流电源11为与其相连的充电电路12提供工作电源,使充电电路12达到充电状态。当充电电路12达到充电状态时使能与其连接的稳压芯片14输出高电平,输出电压至驱动电路15,驱动电路15得电后进入工作状态。当需要电子设备中的驱动电路处于停止工作模式时,通过驱动电路15输出高电平驱动信号至与其连接的放电电路13,放电电路13根据接收到的高电平驱动信号进行放电。当放电电路13处于放电状态时使能与其连接的稳压芯片14输出低电平,稳压芯片14切断输出值驱动电路15的电压,从而使驱动电路15处于完全断电状态。综上所述,上述实施例公开的周期性唤醒低功耗定时电路,在放电的过程中能够使驱动电路的电源完全被切断,实现低功耗,通过周期性的放电能够使得驱动电路很容易的切换到正常的工作模式,在保证设备正常工作的情况下,降低了设备的功耗,延长了设备的使用时间。如图2所示,为本技术实施例二公开的一种周期性唤醒低功耗定时电路,包括:直流电源21、充电电路22、放电电路23、稳压芯片24、驱动电路25和快速上电电路26 ;其中:直流电源21分别与快速上电电路26、充电电路22、放电电路23和稳压芯片24相连,为快速上电电路26、充电电路22、放电电路23和稳压芯片24提供工作电源;快速上电电路26与充电电路22相连,快速对充电电路22进行充电;充电电路22与稳压芯片24相连,使能稳压芯片24输出高电平;放电电路23与稳压芯片24相连,使能稳压芯片24输出低电平;稳压芯片24与驱动电路25相连,通过输出的高低电平控制驱动电路25的工作状态;驱动电路25与放电电路23相连,通过输出高电平驱动信号控制放电电路23周期性放电。上述公开的周期性唤醒低功耗定时电路的工作原理为:当需要电子设备中的驱动本文档来自技高网...

【技术保护点】
一种周期性唤醒低功耗定时电路,其特征在于,包括:直流电源、充电电路、放电电路、稳压芯片和驱动电路;其中:所述直流电源分别与所述充电电路、放电电路和稳压芯片相连,为所述充电电路、放电电路和稳压芯片提供工作电源;所述充电电路与所述稳压芯片相连,使能所述稳压芯片输出高电平;所述放电电路与所述稳压芯片相连,使能所述稳压芯片输出低电平;所述稳压芯片与所述驱动电路相连,通过输出的高低电平控制所述驱动电路的工作状态;所述驱动电路与所述放电电路相连,通过输出高电平驱动信号控制所述放电电路周期性放电。

【技术特征摘要】

【专利技术属性】
技术研发人员:黄尚麟巢永乐曹璇魏学军
申请(专利权)人:珠海格力电器股份有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1