一种基于LTPS的GOA电路及显示面板制造技术

技术编号:12573631 阅读:45 留言:0更新日期:2015-12-23 14:27
本发明专利技术公开一种基于LTPS的GOA电路,包括:调制电路,充电电路,输入信号端、输出信号端,输出信号端输出扫描信号。调制电路及充电电路均连接输入信号端和输出信号端,使得调制电路及充电电路为并联连接关系,充电电路用于在扫描信号突变过程中对其进行充电,加快扫描信号的突变速度。其中,充电电路是一开关,包括控制端、第一端、第二端。输入信号端连接充电电路的第一端。输出信号端分别连接充电电路的第二端及控制端。本发明专利技术还提供一种显示面板,包括基板及基板上的如前所述的基于LTPS的GOA电路。本发明专利技术通过充电电路进行辅助充电或电荷泄放,降低扫描信号的下降或上升时间,提高GOA电路工作的稳定性。

【技术实现步骤摘要】

本专利技术涉及显示器驱动领域,尤其涉及一种基于LTPS的GOA电路及显示面板
技术介绍
目前低温多晶娃(Low Temperature Poly-silicon,LTPS)技术为新一代薄膜晶体管液晶显示器的制造技术。由于LTPS半导体具有超高的载流子迀移率,相应的面板周边集成电路也成为大家关注的焦点。其中一项非常重要的技术就是GOA (Gate Driver On Array,阵列基板行驱动)的技术量产化的实现,利用GOA技术将栅极开关电路集成在液晶显示面板的阵列基板上,从而可以省掉栅极驱动集成电路部分,以从材料成本和制作工艺两方面降低产品成本。这种利用GOA技术集成在阵列基板上的栅极开关电路也称GOA电路。其中,GOA电路包括若干个GOA单元,每一个GOA单元对应一条栅线,具体的每一个GOA单元的输出端连接一条栅极驱动信号线;且一 GOA单元的输出端连接下一 GOA单元的输入端。传统的GOA电路中的每一 GOA单元为12TFT (Thin Film Transistor,薄膜场效应晶体管)ICap (电容)结构,在这种传统的带有Gas信号控制的GOA电路当中,当所有栅极开关开启后,所有栅极驱动信号线上都会一直保持Gas信号的低电平。如果栅极驱动信号线上的低电平不能在时钟信号线来临之前放电至高电平,将会影响GOA电路的正常工作。
技术实现思路
本专利技术的目的在于提供一种基于LTPS的GOA电路及显示面板,能够有效提高GOA电路的工作稳定性,提高栅极驱动信号线的电荷充电及泄放能力;同时,完成GOA电路搭配所有栅极开关开启功能的正常实现,避免栅极驱动信号线上电荷的残留。为实现上述目的,本专利技术提供一种基于LTPS的GOA电路,包括:调制电路,充电电路,输入信号端、输出信号端,输出信号端输出扫描信号。调制电路及充电电路均连接输入信号端和输出信号端,使得调制电路及充电电路为并联连接关系,充电电路用于在扫描信号突变过程中对其进行充电,加快扫描信号的突变速度。其中,充电电路是一开关,包括控制端、第一端、第二端。输入信号端连接充电电路的第一端。输出信号端分别连接充电电路的第二端及控制端。进一步,开关是第十二晶体管,控制端是第十二晶体管的栅极,第一端是第十二晶体管的源极,第二端是第十二晶体管的漏极。其中,调制电路包括级联的H级GOA单元电路,第N级GOA单元电路包括:正反扫部分、控制输入部分、上拉维持部分、稳压部分、上拉辅助部分、控制输出部分,其中H和N均为正整数,N小于等于H。正反扫部分包括第零晶体管、第一晶体管、第二晶体管、第三晶体管、正扫信号、反扫信号、第N+1级扫描驱动信号、第N-1级扫描驱动信号、第M+1组时钟信号、第M+3组时钟信号;正扫信号分别连接第一晶体管、第三晶体管的栅极,反扫信号分别连接第零晶体管、第二晶体管的栅极;第N+1级扫描驱动信号连接第零晶体管的源极,第N-1级扫描驱动信号连接第一晶体管的源极;第M+1组时钟信号连接第三晶体管的源极,第M+3组时钟信号连接第二晶体管的源极;第零晶体管及第一晶体管的漏极相连,第二晶体管及第三晶体管的漏极相连。其中,当N等于I时,第N-1级扫描驱动信号连接启动信号,当N等于H时,第N+1级扫描驱动信号连接启动信号。控制输入部分包括第四晶体管,第M+2组时钟信号;第四晶体管的源极连接第零晶体管及第一晶体管的漏极,第M+2组时钟信号连接第四晶体管的栅极。上拉维持部分包括第五晶体管、第六晶体管、第八晶体管、第九晶体管、第一电容;第五晶体管的栅极连接第一节点,源极连接第四晶体管的漏极,漏极连接第一电位;第六晶体管的栅极连接第一节点,源极连接第八晶体管的漏极;第八晶体管的栅极连接第二晶体管及第三晶体管的漏极,源极连接第二电位,漏极连接第一节点;第九晶体管的栅极连接第一节点,源极连接第二节点,漏极连接第一电位;第一电容连接在第一节点与第一电位之间。稳压部分包括第七晶体管,第七晶体管的栅极连接第二电位,第七晶体管的源极连接第四晶体管的漏极,第七晶体管的漏极连接第二节点。上拉辅助部分包括第十一晶体管,第十一晶体管的栅极连接第零晶体管及第一晶体管的漏极,第十一晶体管的源极连接第一节点,第十一晶体管的漏极连接第一电位。控制输出部分包括第十晶体管,第二电容;第十晶体管的栅极连接第二节点,源极连接第M组时钟信号,漏极与第九晶体管的源极连接;第二电容连接第二节点及第十晶体管的漏极;第十晶体管的漏极连接第N级扫描驱动信号。其中M = N,第M组时钟信号、第M+1组时钟信号、第M+2组时钟信号、第M+3组时钟信号是同一组时钟信号中周期循环的四组时钟信号。进一步,第一电位是恒压正电位,第二电位是恒压负电位。进一步,输入信号端连接第十晶体管的源极,输入第M组时钟信号,信号输出端连接第十晶体管的漏极,输出第N级扫描驱动信号,扫描信号是第N级扫描驱动信号。进一步,第N+1级扫描驱动彳目号和/或第N-1级扫描驱动彳目号连接电路的启动{目号。为实现上述目的,本专利技术还提供一种显示面板,包括基板及基板上的如前所述的基于LTPS的GOA电路。有益效益:本专利技术通过在传统GOA电路中增设充电电路,当输出信号端有大电压跳变的时候,充电电路打开,输入信号端通过充电电路对输出信号端进行辅助充电或电荷泄放,降低扫描信号的下降或上升时间,提高输出信号端的充电或电荷泄放能力,提高GOA电路工作的稳定性。同时,本专利技术电路设计也可以完成GOA电路搭配所有栅极开关开启功能的正常实现,避免栅极驱动信号线上电荷的残留。【附图说明】图1是本专利技术基于LTPS的GOA电路实施例一的原理示意图;图2是本专利技术基于LTPS的GOA电路实施例一的具体电路图;图3是本专利技术基于LTPS的GOA电路实施例一第一级GOA单元电路的电路图;图4是本专利技术基于LTPS的GOA电路实施例一最后一级H级GOA单元电路的电路图;图5是本专利技术基于LTPS的GOA电路实施例一的时序图;图6是本专利技术基于LTPS的GOA电路实施例二的具体电路图;图7是本专利技术基于LTPS的GOA电路实施例二的时序图。【具体实施方式】为使本领域的技术人员更好地理解本专利技术的技术方案,下面结合附图和【具体实施方式】对本专利技术所提供的一种基于LTPS的GOA电路及显示面板做进一步详细描述。通常,LTPS半导体薄膜晶体管有两种类型的器件,一种是以空穴导电为主的P型器件(PM0S),一种是以电子导电为主的N型器件(NM0S)。本专利技术基于LTPS的GOA电路实施例一是针对PMOS单型器件设计集成的PMOS栅极驱动电路,如图1,包括:调制电路11,充电电路12,输入信号端13、输出信号端14,输出信号端14输出扫描信号15。调制电路11及充电电路12均连接输入信号端13和输出信号端14,使得调制电路11及充电电路12为并联连接关系,充电电路12用于在扫描信号15突变过程中对其进行充电,加快扫描信号15的突变速度。在本实例的一应用场景中,充电电路12是一开关,包括控制端121、第一端122、第二端123。输入信号端13连接充电电路12的第一端122。输出信号端14分别连接充电电路12的第二端123及控制端121。调制电路11包括级联的H个GOA单元电路,H个调制电路11与H个充电电路12构成一本文档来自技高网...
一种基于LTPS的GOA电路及显示面板

【技术保护点】
一种基于LTPS的GOA电路,其特征在于,包括:调制电路;充电电路;输入信号端、输出信号端,所述输出信号端输出扫描信号;所述调制电路及所述充电电路均连接所述输入信号端和所述输出信号端,使得所述调制电路及所述充电电路为并联连接关系,所述充电电路用于在所述扫描信号突变过程中对其进行充电,加快所述扫描信号的突变速度。

【技术特征摘要】

【专利技术属性】
技术研发人员:李亚锋赵莽
申请(专利权)人:武汉华星光电技术有限公司
类型:发明
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1