一种电阻和电容串连的组件及其制作方法技术

技术编号:12309421 阅读:80 留言:0更新日期:2015-11-11 18:15
本申请公开一种电阻和电容串连的组件及其制作方法,本申请实施例提供的电阻电容串连的组件包括依次叠层的第一电容电极层、第一电介质层和电阻层,通过该叠层结构解决了现有的电阻电容串连的应用电路难以小型化的问题,以及解决了在进行贴片生产时结构松散、布板面积大,系统级封装工艺难以实现,集成电路难以小型化的问题。以及本实施例中制作该组件的方法简单易实现,提高了装片效率。

【技术实现步骤摘要】

本申请涉及电子元件
,具体涉及一种电阻电容串连的组件及其制作方法。
技术介绍
目前,在保护电路的实现过程中,普遍需要用到具有串连关系的电阻电容元件,将分立电阻、电容串联使用,例如像RJ45防护中实现匹配阻抗的Bobsmith电路结构就需要具有串联结构关系的电阻和电容;这种电路结构还包括分别和电阻、电容串连组成闭合回路的一个防护元件,该电路传统的实现方式是将分立的电阻、电容和防护器件分次贴合在印刷线路板上,工艺实现时间长,,占用PCB面积较多,不易实现小型化。
技术实现思路
本申请实施例提供了,解决了现有的电阻电容串连的应用电路进行贴片生产时的效率低,由于结构松散、布板面积大,不利于产品小型化趋势发展的问题。第一方面,本申请实施例提供一种电阻和电容串连的组件,包括:依次叠层的第一电容电极层、第一电介质层和电阻层。结合第一方面,在第一种可能的实现方式中,所述第一电介质层包括对位叠层、压合的N个电介质分层,所述N为大于O的整数。结合第一方面和基于第一方面的第一种可能的实现方式,在第二种可能的实现方式中,该组件还包括:叠层于所述第一电介质层和所述电阻层之间的第二电容电极层。基于第一方面的第二种可能的实现方式,在第三种可能的实现方式中,所述电阻层包括:由下至上叠层的第一电阻浆料印刷层和电阻电极层。基于第一方面的第三种可能的实现方式,在第四种可能的实现方式中,该组件还包括:叠层于所述第二电容电极层表面的第二电介质层;所述第二电介质层开设有通孔;所述电阻层包括:用于填充所述通孔,且印刷于所述通孔内的所述第二电容电极层表面的所述第一电阻浆料印刷层;叠层于所述第一电阻浆料印刷层表面的所述电阻电极层。基于第一方面的第四种可能的实现方式,在五种可能的实现方式中,所述通孔为多边形或者圆形通孔或者扇形通孔或者椭圆形通孔。基于第一方面的第五种可能的实现方式,在第六种可能的实现方式中,所述通孔为对称多边形通孔。基于第一方面的第六种可能的实现方式,在第七种可能的实现方式中,所述对称多边形通孔为正方形通孔,所述正方形通孔的边长为0.5mm?2mm中的任一值。基于第一方面的第七种可能的实现方式,在第八种可能的实现方式中,所述正方形通孔的深度为0.2?0.6mm中的任一值。基于第一方面的第五种可能的实现方式,在第九种可能的实现方式中,所述第一电介质层中的每一个电介质分层为用于制作电容器的第一陶瓷电介质基体,所述第二电介质层为第二陶瓷电介质基体。基于第一方面的第九种可能的实现方式,在第十种可能的实现方式中,所述第一陶瓷电介质基体为第二主族元素的氧化物或者钛酸盐,所述钛酸盐包括钛酸钡电介质基体、钛酸钙电介质基体或者钛酸镁电介质基体,所述第二主族元素的氧化物包括三氧化二铝电介质基体。基于第一方面的第十种可能的实现方式,在第十一种可能的实现方式中,所述第一电容电极层、所述第二电容电极层、所述电阻电极层包含钯、铂、金、银、铜或镍或上述至少两种金属所成的合金。基于第一方面的第十一种可能的实现方式,在第十二种可能的实现方式中,所述第一电阻浆料印刷层为钌系电阻浆料。基于第一方面的第十二种可能的实现方式,在第十三种可能的实现方式中,所述第一电阻浆料印刷层的阻浆电阻率为700?1400 Ω.cm。基于第一方面的第十三种可能的实现方式,在第十四种可能的实现方式中,所述组件的厚度在之间,所述组件的长度不大于2.5mm,不小于1_ ;所述组件的宽度不大于2.5mm,不小于Imnin第二方面,本申请实施例提供一种制作电阻和电容串连的组件的方法,包括:通过楽料流延工艺制作第一电介质层;通过烧结固化工艺固化所述第一电介质层;印刷电阻浆料于所述第一电介质层的上表面;通过烧结固化工艺共烧所述第一电介质层和所述电阻浆料以固化所述电阻浆料形成电阻层,使所述电阻层固化连接至所述第一电介质层;于所述第一电介质层的下表面和所述电阻层的上表面分别印刷一电极层;通过烧结固化工艺固化连接一所述电极层与所述电阻层,以及固化连接另一所述电极层与所述第一电介质层。结合第二方面,在第一种可能的实现方式中,所述通过浆料流延工艺制作第一电介质层,包括:通过研磨工艺配制用于制作第一电介质层的粉料;将所述粉料制成浆料;通过楽料流延工艺将所述楽料制成薄片;将所述薄片进行切片形成N个电介质分层;所述N为大于O的整数;通过叠层工艺将所述N个电介质分层进行叠层,形成预定厚度的所述第一电介质层。结合第二方面的第一种可能的实现方式,在第二种可能的实现方式中,所述通过研磨工艺配制用于制作第一电介质层的粉料,包括:通过研磨工艺配制用于制作第一电介质层的第二主族元素的氧化物或者钛酸盐,所述钛酸盐包括钛酸钡电介质基体、钛酸钙电介质基体或者钛酸镁电介质基体,所述第二主族元素的氧化物包括三氧化二铝电介质基体。结合第二方面或者第二方面的第一种可能的实现方式或者第二种可能的实现方式,在第三种可能的实现方式中,所述通过烧结固化工艺共烧所述第一电介质层和所述电阻浆料以固化所述电阻浆料形成电阻层,使所述电阻层固化连接至所述第一电介质层,包括:在900°C?1300°C范围中的任一共烧温度条件下,通过烧结固化工艺共烧所述第一电介质层和所述电阻浆料以固化所述电阻浆料形成电阻层,使所述电阻层固化连接至所述第一电介质层。结合第二方面的第三种可能的实现方式,在第四种可能的实现方式中,所述在900°C?1300°C范围中的任一共烧温度条件下,通过烧结固化工艺共烧所述第一电介质层和所述电阻浆料以固化所述电阻浆料形成电阻层,使所述电阻层固化连接至所述第一电介质层,包括:在950°C?1100°C中的任一共烧温度条件下,通过烧结固化工艺共烧所述第一电介质层和所述电阻浆料以固化所述电阻浆料形成电阻层,使所述电阻层固化连接至所述第一电介质层。结合第二方面的第三种可能的实现方式,在第五种可能的实现方式中,所述印刷电阻浆料于所述第一电极层的上表面,包括:制作阻浆电阻率为700?1400 Ω.cm的电阻浆料;印刷所述电阻浆料于所述第一电极层的上表面。结合第二方面的第五种可能的实现方式,在第六种可能的实现方式中,所述方法还包括:切割形成预定尺寸的M个所述组件,所述M为大于零的整数;对所述组件进行测试和包装。第三方面,本申请实施例提供一种制作电阻和电容串连的组件的方法,包括:通过楽料流延工艺制作第一电介质层;通过烧结固化工艺固化所述第一电介质层;在所述第一电介质层的上、下两面分别印刷一第一电介质层电极;通过烧结固化工艺固化连接所述第一电介质层和所述第一电介质层电极;印刷电阻浆料于任一所述第一电介质层电极的表面;通过烧结固化工艺固化所述电阻浆料形成电阻层,以固化连接所述电阻层和所述第一电介质层电极;印刷一电阻层电极于所述电阻层的表面;通过烧结固化工艺固化连接所述电阻层和所述电阻层电极。结合第三方面,在第一种可能的实现方式中,所述通过浆料流延工艺制作第一电介质层,包括:通过研磨工艺配制用于制作第一电介质层的粉料;将所述粉料制成浆料;通过楽料流延工艺将所述楽料制成薄片;将所述薄片进行切片形成N个电介质分层;所述N为大于O的整数;通过叠层工艺将所述N个电介质分层进行叠层,形成预定厚度的所述第一电介质层。结合第三方面的第一种可能的实现方式,在第二种可本文档来自技高网...

【技术保护点】
一种电阻和电容串连的组件,其特征在于,包括:依次叠层的第一电容电极层、第一电介质层和电阻层。

【技术特征摘要】

【专利技术属性】
技术研发人员:苟引刚王久高桂丽
申请(专利权)人:深圳市槟城电子有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1