补偿反馈电压的像素单元电路制造技术

技术编号:12219489 阅读:145 留言:0更新日期:2015-10-21 22:57
本发明专利技术提供一种补偿反馈电压的像素单元电路。该补偿反馈电压的像素单元电路设置有补偿电容(C_co),该补偿电容(C_co)一端电性连接于补偿电位走线(G(m)_co),另一端电性连接于像素电极(P),所述补偿电位走线(G(m)_co)传输的补偿信号的电位与扫描线(G(m))传输的扫描信号的电位相反,在像素电极(P)充电结束时,补偿电容(C_co)产生一个上拉的反馈电压,对寄生电容(Cgs)引起的下拉的反馈电压进行补偿,消除扫描线(G(m))传输的扫描信号对像素电极(P)的影响,从而减小面板闪烁,减轻影像残留现象,提高显示均匀性,改善显示面板的整体显示品质。

【技术实现步骤摘要】

本专利技术涉及液晶显示
,尤其涉及一种补偿反馈电压的像素单元电路
技术介绍
液晶显示器(Liquid Crystal Display,LCD)具有机身薄、省电、无福射等众多优点,得到了广泛的应用。如:液晶电视、移动电话、个人数字助理(PDA)、数字相机、计算机屏幕或笔记本电脑屏幕等,在平板显示领域中占主导地位。现有市场上的液晶显示器大部分为背光型液晶显示器,其包括壳体、设于壳体内的液晶显示面板及设于壳体内的背光模组。液晶显示面板是液晶显示器的主要组件,但液晶显示面板本身不发光,需要借由背光模组提供的光源来正常显示影像。通常液晶显示面板由一彩色滤光片基板(Color Filter, CF)、一薄膜晶体管阵列基板(Thin Film Transistor Array Substrate,TFT Array Substrate)以及一配置于两基板间的液晶层(Liquid Crystal Layer)所构成,并分别在两基板的相对内侧设置像素电极、公共电极,通过施加电压控制液晶分子改变方向,将背光模组的光线折射出来产生画面。其中阵列基板布满多个呈矩阵式排列的像素,每个像素由薄膜晶体管(Thin FilmTransistor,TFT)开关来控制像素电极的电压,从而控制液晶翻转角度,实现对光场强度的控制。TFT具有多种结构,目前液晶显示器多采用底栅结构,TFT底栅极与源/漏极存在重叠区域,该重叠区域形成寄生电容Cgs。图1所示为传统的像素单元电路的电路图,包括:薄膜晶体管Tl,其栅极电性连接于像素单元所在行对应的扫描线G(m),源极电性连接于像素单元所在列对应的数据线D (η),漏极电性连接于像素电极P ;寄生电容Cgs,其两端分别电性连接薄膜晶体管Tl的栅极与漏极;存储电容Cst,其一端电性连接薄膜晶体管Tl的漏极,另一端接一恒定电压;液晶电容Clc,其一端电性连接薄膜晶体管Tl的漏极,另一端接一恒定电压。由于寄生电容Cgs的存在,导致像素电极P的电压受到薄膜晶体管Tl的栅极电位的干扰。结合图2,在像素电极P充电结束时,薄膜晶体管Tl的栅极的电位瞬间拉低,像素电极P的电压因电容耦合作用也被拉低,产生一个反馈(feedthrough)电压Vftl。反馈电压Vftl的大小可由以下公式表示:Vftl = (Vgh-Vgl) XCgs/Ctotal其中,Vgh表不扫描线G(m)传输的扫描信号的高电位,Vgl表不扫描线G(m)传输的扫描信号的低电位;Ctotal表示所有与该像素电极P连接的电容之和,包括液晶电容Clc、存储电容Cst、与寄生电容Cgs。像素电极P的正负帧电压都会受到反馈电压Cgs的影响,容易造成正负帧电压不对称,形成闪烁(flicker),并引发残影(Image Sticking)等问题,影响显示品质。另外,面板各区域因RC Delay的状况不同,也会造成反馈电压的差异,从而引起公共电极电压Vcom不均,造成局部闪烁严重。
技术实现思路
本专利技术的目的在于提供一种补偿反馈电压的像素单元电路,能够补偿由寄生电容引起的反馈电压,减小面板闪烁,减轻影像残留现象,提高显示均匀性,改善显示面板的整体显示品质。为实现上述目的,本专利技术提供一种补偿反馈电压的像素单元电路,包括:薄膜晶体管,其栅极电性连接于像素单元所在行对应的扫描线,源极电性连接于像素单元所在列对应的数据线,漏极电性连接于像素电极;像素电极,其电性连接于所述薄膜晶体管的漏极;寄生电容,其一端电性连接所述薄膜晶体管的栅极,另一端电性连接所述薄膜晶体管的漏极及像素电极;补偿电容,其一端电性连接于补偿电位走线,另一端电性连接于所述薄膜晶体管的漏极及像素电极;以及补偿电位走线,所述补偿电位走线传输的补偿信号的电位与扫描线传输的扫描信号的电位相反。所述补偿反馈电压的像素单元电路,还包括一反相器,所述反相器的输入端电性连接于扫描线,输出端电性连接于补偿电位走线。所述补偿反馈电压的像素单元电路,还包括存储电容,其一端电性连接薄膜晶体管的漏极,另一端接一恒定电压;以及液晶电容,其一端电性连接薄膜晶体管的漏极,另一端接一恒定电压。所述补偿电位走线、薄膜晶体管的栅极、及扫描线位于同一层,所述补偿电容由补偿电位走线与薄膜晶体管的漏极组成。所述补偿电位走线、薄膜晶体管的栅极、及扫描线位于同一层,所述补偿电容由补偿电位走线与像素电极组成。所述像素电极为ITO电极。所述补偿反馈电压的像素单元电路中:C_co X V_co = (Vgh-Vgl) X Cgs ;其中,C_co表示补偿电容,V_co表示补偿电位走线传输的补偿信号的高、低电位之间的电压差,Vgh表不扫描线传输的扫描信号的高电位,Vgl表不扫描线传输的扫描信号的低电位,Cgs表示寄生电容。可选的,V_co= Vgh-Vgl,C_co = Cgs0可选的,V_co〈Vgh_Vgl,C_co>Cgs。本专利技术的有益效果:本专利技术提供的一种补偿反馈电压的像素单元电路设置有补偿电容,该补偿电容一端电性连接于补偿电位走线,另一端电性连接于像素电极,所述补偿电位走线传输的补偿信号的电位与扫描线传输的扫描信号的电位相反,在像素电极充电结束时,补偿电容产生一个上拉的反馈电压,对寄生电容引起的下拉的反馈电压进行补偿,消除扫描线传输的扫描信号对像素电极的影响,从而减小面板闪烁,减轻影像残留现象,提高显示均匀性,改善显示面板的整体显示品质。为了能更进一步了解本专利技术的特征以及
技术实现思路
,请参阅以下有关本专利技术的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本专利技术加以限制。【附图说明】下面结合附图,通过对本专利技术的【具体实施方式】详细描述,将使本专利技术的技术方案及其它有益效果显而易见。附图中,图1为传统的像素单元电路的电路图;图2为传统的像素单元电路中像素电极的电压波形示意图;图3为本专利技术的补偿反馈电压的像素单元电路的电路图;图4为本专利技术的补偿反馈电压的像素单元电路中补偿电容的结构示意图;图5为本专利技术的补偿反馈电压的像素单元电路中扫描线传输的扫描信号与补偿电位走线传输的补偿信号的波形图;图6为本专利技术的补偿反馈电压的像素单元电路中像素电极的电压波形示意图。【具体实施方式】为更进一步阐述本专利技术所采取的技术手段及其效果,以下结合本专利技术的优选实施例及其附图进行详细描述。请参阅图3,本专利技术提供一种补偿反馈电压的像素单元电路,包括:薄膜晶体管Tl,其栅极电性连接于像素单元所在行对应的扫描线G(m),源极电性连接于像素单元所在列对应的数据线D (η),漏极电性连接于像素电极P ;像素电极P,其电性连接于所述薄膜晶体管Tl的漏极;寄生电容Cgs,其一端电性连接所述薄膜晶体管Tl的栅极,另一端电性连接所述薄膜晶体管Tl的漏极及像素电极P ;补偿电容C_co,其一端电性连接于补偿电位走线G(m)_co,另一端电性连接于所述薄膜晶体管Tl的漏极及像素电极P ;当前第1页1 2 本文档来自技高网
...

【技术保护点】
一种补偿反馈电压的像素单元电路,其特征在于,包括:薄膜晶体管(T1),其栅极电性连接于像素单元所在行对应的扫描线(G(m)),源极电性连接于像素单元所在列对应的数据线(D(n)),漏极电性连接于像素电极(P);像素电极(P),其电性连接于所述薄膜晶体管(T1)的漏极;寄生电容(Cgs),其一端电性连接所述薄膜晶体管(T1)的栅极,另一端电性连接所述薄膜晶体管(T1)的漏极及像素电极(P);补偿电容(C_co),其一端电性连接于补偿电位走线(G(m)_co),另一端电性连接于所述薄膜晶体管(T1)的漏极及像素电极(P);以及补偿电位走线(G(m)_co),所述补偿电位走线(G(m)_co)传输的补偿信号的电位与扫描线(G(m))传输的扫描信号的电位相反。

【技术特征摘要】

【专利技术属性】
技术研发人员:徐洪远
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1