【技术实现步骤摘要】
一种有机发光二极管面板、栅极驱动电路及其单元
本申请涉及平板显示领域,特别涉及一种用于有机发光二极管面板的栅极驱动电路及其单元。
技术介绍
在平板显示领域中,有机发光二极管显示器(OLED,OrganicLightEmittingDisplay)由于具有自发光、高亮度、高对比度、高发光效率和响应速度快等优点,被认为是可以取代液晶面板(TFT-LCD)的下一代面板。在有机发光二极管面板中,其有机发光二极管属于电流型发光器件,因而在有机发光二极管面板中每一个像素都有一个像素驱动电路,用于接收扫描信号和数据信号来控制发光像素流过的电流,从而驱动有机发光二极管发光。然而,构成像素驱动电路的薄膜晶体管在长时间工作之后会发生阈值电压漂移,缩短电路和面板的寿命,因此,为了对像素驱动电路中的薄膜晶体管的阈值电压漂移进行补偿,像素驱动电路中还需要多条控制信号线提供复杂的控制信号。传统的集成栅极驱动电路只输出扫描信号,不输出用于阈值电压补偿的相关控制信号如发光信号,这些发光信号是由外部的集成电路(IC)提供,这不仅会带来较高的成本,而且不利于有机发光二极管面板的轻薄化。
技术实现思路
为了解决上述问题,本申请提供一种有机发光二极管面板、栅极驱动电路及其单元。根据本申请的第一方面,本申请提供一种栅极驱动电路单元,包括:脉冲信号输入端,用于输入脉冲信号VIN;扫描信号输出端,用于输出扫描信号Vscan;发光信号输出端,用于输出发光信号VEM;第一时钟信号输入端,用于输入第一时钟信号VA;第二时钟信号输入端,用于输入第二时钟信号VB;扫描信号产生单元31,用于产生扫描信号Vscan;其 ...
【技术保护点】
一种栅极驱动电路单元,其特征在于,包括:脉冲信号输入端,用于输入脉冲信号(VIN);扫描信号输出端,用于输出扫描信号(Vscan);发光信号输出端,用于输出发光信号(VEM);第一时钟信号输入端,用于输入第一时钟信号(VA);第二时钟信号输入端,用于输入第二时钟信号(VB);扫描信号产生单元(31),用于产生扫描信号(Vscan);其在所述脉冲信号(VIN)的控制下,将第一时钟信号(VA)传送至扫描信号输出端;以及在第二时钟信号(VB)的控制下,下拉所述扫描信号输出端的电压以维持其为低电平;发光信号产生单元(32),用于产生发光信号(VEM);其在所述脉冲信号(VIN)的控制下,下拉发光信号输出端的电压;以及在第二时钟信号(VB)的控制下,对所述发光信号输出端进行充电;各信号的配置如下:所述第一时钟信号(VA)和第二时钟信号(VB)为周期和占空比相同、相位不同的时钟信号;所述第一时钟信号(VA)的高电平的上升沿超前于第二时钟信号(VB)的高电平的上升沿;所述脉冲信号(VIN)的高电平的上升沿超前于第一时钟信号(VA)的高电平的上升沿,脉冲信号(VIN)的高电平的下降沿超前于第二时钟信号 ...
【技术特征摘要】
1.一种栅极驱动电路单元,其特征在于,包括:脉冲信号输入端,用于输入脉冲信号(VIN);扫描信号输出端,用于输出扫描信号(Vscan);发光信号输出端,用于输出发光信号(VEM);第一时钟信号输入端,用于输入第一时钟信号(VA);第二时钟信号输入端,用于输入第二时钟信号(VB);扫描信号产生单元(31),用于产生扫描信号(Vscan);其在所述脉冲信号(VIN)的控制下,将第一时钟信号(VA)传送至扫描信号输出端;以及在第二时钟信号(VB)的控制下,下拉所述扫描信号输出端的电压以维持其为低电平;发光信号产生单元(32),用于产生发光信号(VEM);其在所述脉冲信号(VIN)的控制下,下拉发光信号输出端的电压;以及在第二时钟信号(VB)的控制下,对所述发光信号输出端进行充电;各信号的配置如下:所述第一时钟信号(VA)和第二时钟信号(VB)为周期和占空比相同、相位不同的时钟信号;所述第一时钟信号(VA)的高电平的上升沿超前于第二时钟信号(VB)的高电平的上升沿;所述脉冲信号(VIN)的高电平的上升沿超前于第一时钟信号(VA)的高电平的上升沿,脉冲信号(VIN)的高电平的下降沿超前于第二时钟信号(VB)的高电平的上升沿;其中,所述发光信号产生单元(32)包括第二控制端(Q2)、第二上拉模块(321)和第二下拉模块(322);其中所述第二控制端(Q2),用于获得驱动电压后,驱动第二上拉模块(321)将发光信号输出端的电压上拉并维持;所述第二上拉模块(321),用于在所述第二时钟信号(VB)的高电平到来时,对第二控制端(Q2)进行充电以提供所述驱动电压;所述第二下拉模块(322),用于在所述脉冲信号(VIN)的高电平到来时,将发光信号输出端和第二控制端(Q2)的电压下拉;或者,所述扫描信号产生单元(31)包括:第一上拉模块(312),包括第一控制端(Q1),所述第一上拉模块(312)的第一控制端(Q1)获得驱动电压后,将第一时钟信号(VA)传送至扫描信号输出端;输入模块(311),用于从脉冲信号输入端接收输入的脉冲信号(VIN),给所述的第一上位模块(312)的第一控制端(Q1)提供所述驱动电压;第一下拉模块(313),用于在第二时钟信号(VB)的控制下,下拉所述扫描信号输出端的电压以维持其为低电平。2.如权利要求1所述的栅极驱动电路单元,其特征在于,所述第二上拉模块(321)包括晶体管T7和晶体管T8;所述晶体管T8的控制极用于输入所述第二时钟信号(VB),第一极连接到高电平源(VDD),第二极连接到所述第二控制端(Q2),用于在所述第二时钟信号(VB)的高电平到来时,对第二控制端(Q2)进行充电以提供所述驱动电压;所述晶体管T7的控制极连接到所述第二控制端(Q2),第一极连接到所述高电平源(VDD),第二极连接到所述发光信号输出端,用于在晶体管T7被所述驱动电压开启后,通过高电平源(VDD)对所述发光信号输出端充电。3.如权利要求2所述的栅极驱动电路单元,其特征在于:所述晶体管T7的控制极与第二极之间还连有一电容C2。4.如权利要求1所述的栅极驱动电路单元,其特征在于,所述第二下拉模块(322)包括晶体管T9和晶体管T10;所述晶体管T9的控制极连接到所述脉冲信号输入端,用于输入脉冲信号(V-IN),第二极连接到低电平源(VSS),第一极连接到所述发光信号输出端,用于在所述输入脉冲信号(VIN)的高电平到来时,通过所述低电平源(VSS)下拉发光信号输出端的电压;所述晶体管T10的控制极连接到所述脉冲信号输入端,用于输入脉冲信号(VIN),第二极连接到低电平源(VSS),第一极连接到所述第二控制端(Q2),用于在所述输入脉冲信号(VIN)的高电平到来时,通过所述低电平源(VSS)下拉第二控制端(Q2)的电压。5.如权利要求1所述的栅极驱动电路单元,其特征在于:所述输入模块(311)包括晶体管T1;所述晶体管T1的第一极与控制极都连接到脉冲信号输入端,用于输入所述脉冲信号(VIN),晶体管T1的第二极连接到第一上拉模块(312)的第一控制端(Q1),用于在所述脉冲信号(VIN)的高平电到来时,给第一上拉模块(312)的第一控制端(Q1)充电以提供所述的驱动电压;所述第一上拉模块(312),包括晶体管T2和电容C1;所述电容C1连接于晶体管T2的控制极与第二极之间;所述晶体管T2的控制极为所述的第一控制端(Q1),晶体管T2的第一极用于输入第一时钟信号(VA),第二极连接到扫描信号输出端,用于在晶体管T2被所述驱动电压开启后,当所述第一时钟信号(VA)的高电平到来时对所述扫描信号输出端充电,当所述第一时钟信号(VA)的低电平到来时对所述扫描信号输出端放电;所述第一下拉模块(313)包括晶体管T3和晶体管T4;所述晶体管T3的控制极用于输入所述第二时钟信号(VB),第二极连接到低电平源(VSS),第一极连接到所述扫描信号输出端,用于当所述第二时钟信号(VB)的高电平到来时,通过所述低电平源(VSS)对扫描信号输出端放电;所述晶体管T4的控制极用于输入所述第二时钟信号(VB),第二极连接到所述低电平源(VSS),第一极连接到所述第一控制端(Q1),用于当所述第二时钟信号(VB)的高电平到来时,通过所述低电平源(VSS)对第一控制端(Q1)放电。6.如权利要求1所述的栅极驱动电路单元,其特征在于,还包括低电平维持单元(314),用于在发光信号(VEM)的控制下,将第一控制端(Q1)和扫描信号输出端的电压下拉并维持在低电平。7.如权利要求6所述的栅极驱动电路单元,其特征在于,所述低电平维持单元(314)包括晶体管T5和晶体管T6;所述晶体管T5的控制极连接到发光信号输出端,用于输入发光信号(VEM),晶体管T5的第二极连接到低电平源(VSS),第一极连接到所述扫描信号输出端,用于当所述发...
【专利技术属性】
技术研发人员:张盛东,胡治晋,廖聪维,李文杰,李君梅,曹世杰,
申请(专利权)人:北京大学深圳研究生院,
类型:发明
国别省市:广东;44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。