一种拾振器的信号放大采集电路制造技术

技术编号:11964215 阅读:110 留言:0更新日期:2015-08-27 14:01
本实用新型专利技术公开了一种拾振器的信号放大采集电路,包括偏置放大电路和与偏置放大电路电性连接的信号检测电路;所述的偏置放大电路包括电容C1、电容C2、放大器U1和放大器偏置电路,放大器U1的两个接地端分别接地,放大器U1的输入端与电容C1连接,放大器U1的输出端分别与电容C2及放大器偏置电路连接;所述的放大器偏置电路包括电感L1、电容C4和电阻R1,电感L1的第一端与放大器U1的输出端连接,电感L1的第二端与电阻R1的第一端连接,电阻R1的第二端通过电容C4接地;所述信号检测电路第一或非门U2、第二或非门U3、电阻R2和电容C3;本实用新型专利技术中的偏置电路可有效避免信号放大过程中的失真现象,提高放大电路输出信号的品质。

【技术实现步骤摘要】

本技术涉及传感设备制造
,具体为一种拾振器的信号放大采集电路
技术介绍
拾振器是传感器的一种,将振动信号变为化学的、机械的或(最常用的)电学的信号,且所得信号的强度与所检测的振动量成比例的换能装置。按检测量的不同,可以分为加速度计、速度拾振器和位移拾振器等几种。按能量转化的原理来分,又有质量弹簧式、压电式、电动式、电磁式等许多种类。在振动测量中,目前最广泛应用的是压电式加速计,因为它具有测量频段宽、动态范围大、体积小、重量轻、结构简单、使用方便等诸多优点。另外,加速计与适当的电路网络配合,即可给出相应振动的速度和位移值。从工作方式上又可分为接触式和非接触式以及相对测量式和绝对测量式。工程测量中多为磁电型摆式拾振器,常用频率下限为0.1Hz,上限可达50Hz,最大可测位移几十毫米,小位移可测至0.05 μ?? ;现有技术中的拾振器信号采集电路的抗干扰能力差,经常会出现失真的情况,亟待改进。
技术实现思路
本技术的目的在于提供一种拾振器的信号放大采集电路,以解决上述
技术介绍
中提出的问题。为实现上述目的,本技术提供如下技术方案:一种拾振器的信号放大采集电路,包括偏置放大电路和与偏置放大电路电性连接的信号检测电路;所述的偏置放大电路包括电容Cl、电容C2、放大器UI和放大器偏置电路,放大器Ul的两个接地端分别接地,放大器Ul的输入端与电容Cl连接,放大器Ul的输出端分别与电容C2及放大器偏置电路连接;所述的放大器偏置电路包括电感L1、电容C4和电阻R1,电感LI的第一端与放大器Ul的输出端连接,电感LI的第二端与电阻Rl的第一端连接,电阻Rl的第二端通过电容C4接地;所述信号检测电路第一或非门U2、第二或非门U3、电阻R2和电容C3 ;所述放大器偏置电路的信号输出端与第一或非门U2的第一输入端连接,所述第一或非门U2的输出端与所述第二或非门U3的输入端连接;所述第二或非门U3的输出端连接输出端口 OUT ;所述第一或非门U2的第二输入端与其输出端并联电容C3,所述电容C3的输出端与输出端口 OUT连接。作为本技术更进一步的技术方案,所述第二或非门U3的输出端通过电容C4接地。作为本技术更进一步的技术方案,所述第一或非门U2和第二或非门U3为4000系列CMOS集成电路CD4001。与现有技术相比,本技术中的偏置电路可有效避免信号放大过程中的失真现象,提高放大电路输出信号的品质;信号检测过程中,或非门U2为CMOS管或非门,脉冲信号输入的情况下,通过Ul对信号进行放大,对电容C2充电,电容C2两端为高电平,或非门U2的输出端为低电平,第二或非门U3的输出端为高电平;当脉冲信号消失,电容C2放电,两端电压低于门槛值后,或非门U2的输出端为高电平,第二或非门U3的输出端为低电平,信号通过电阻R2反馈给或非门U2的第二输入端,或非门U2的输出端输出低电平;第二或非门U3的输出端为高电平;电容C3和电阻R2构成延时电路,决定告警信号的周期。因此,当脉冲信号消失时,电路输出脉冲告警信号。【附图说明】图1为本技术一种拾振器的信号放大采集电路的电路结构示意图。【具体实施方式】下面结合【具体实施方式】对本专利的技术方案作进一步详细地说明。请参阅图1,一种拾振器的信号放大采集电路,包括偏置放大电路和与偏置放大电路电性连接的信号检测电路;所述的偏置放大电路包括电容Cl、电容C2、放大器Ul和放大器偏置电路,放大器Ul的两个接地端分别接地,放大器Ul的输入端与电容Cl连接,放大器Ul的输出端分别与电容C2及放大器偏置电路连接;所述的放大器偏置电路包括电感L1、电容C4和电阻Rl,电感LI的第一端与放大器Ul的输出端连接,电感LI的第二端与电阻Rl的第一端连接,电阻Rl的第二端通过电容C4接地;所述信号检测电路第一或非门U2、第二或非门U3、电阻R2和电容C3 ;所述放大器偏置电路的信号输出端与第一或非门U2的第一输入端连接,所述第一或非门U2的输出端与所述第二或非门U3的输入端连接;所述第二或非门U3的输出端连接输出端口 OUT ;所述第一或非门U2的第二输入端与其输出端并联电容C3,所述电容C3的输出端与输出端口 OUT连接;所述第二或非门U3的输出端通过电容C4接地;所述第一或非门U2和第二或非门U3为4000系列CMOS集成电路⑶4001,包含四个二输入端或非门;在本技术中,偏置电路可有效避免信号放大过程中的失真现象,提高放大电路输出信号的品质;信号检测过程中,或非门U2为CMOS管或非门,脉冲信号输入的情况下,通过Ul对信号进行放大,对电容C2充电,电容C2两端为高电平,或非门U2的输出端为低电平,第二或非门U3的输出端为高电平;当脉冲信号消失,电容C2放电,两端电压低于门槛值后,或非门U2的输出端为高电平,第二或非门U3的输出端为低电平,信号通过电阻R2反馈给或非门U2的第二输入端,或非门U2的输出端输出低电平;第二或非门U3的输出端为高电平;电容C3和电阻R2构成延时电路,决定告警信号的周期。因此,当脉冲信号消失时,电路输出脉冲告警信号。上面对本专利的较佳实施方式作了详细说明,但是本专利并不限于上述实施方式,在本领域的普通技术人员所具备的知识范围内,还可以在不脱离本专利宗旨的前提下作出各种变化。【主权项】1.一种拾振器的信号放大采集电路,其特征在于,包括偏置放大电路和与偏置放大电路电性连接的信号检测电路;所述的偏置放大电路包括电容Cl、电容C2、放大器Ul和放大器偏置电路,放大器Ul的两个接地端分别接地,放大器Ul的输入端与电容Cl连接,放大器Ul的输出端分别与电容C2及放大器偏置电路连接;所述的放大器偏置电路包括电感L1、电容C4和电阻Rl,电感LI的第一端与放大器Ul的输出端连接,电感LI的第二端与电阻Rl的第一端连接,电阻Rl的第二端通过电容C4接地;所述信号检测电路第一或非门U2、第二或非门U3、电阻R2和电容C3 ;所述放大器偏置电路的信号输出端与第一或非门U2的第一输入端连接,所述第一或非门U2的输出端与所述第二或非门U3的输入端连接;所述第二或非门U3的输出端连接输出端口 OUT ;所述第一或非门U2的第二输入端与其输出端并联电容C3,所述电容C3的输出端与输出端口 OUT连接。2.根据权利要求1所述的一种拾振器的信号放大采集电路,其特征在于,所述第二或非门U3的输出端通过电容C4接地。3.根据权利要求1所述的一种拾振器的信号放大采集电路,其特征在于,所述第一或非门U2和第二或非门U3为4000系列CMOS集成电路⑶4001。【专利摘要】本技术公开了一种拾振器的信号放大采集电路,包括偏置放大电路和与偏置放大电路电性连接的信号检测电路;所述的偏置放大电路包括电容C1、电容C2、放大器U1和放大器偏置电路,放大器U1的两个接地端分别接地,放大器U1的输入端与电容C1连接,放大器U1的输出端分别与电容C2及放大器偏置电路连接;所述的放大器偏置电路包括电感L1、电容C4和电阻R1,电感L1的第一端与放大器U1的输出端连接,电感L1的第二端与电阻R1的第一端连接,电阻R1的第二端通过电容C4接地;所述信号检测电路第一或非门U2、第二或非门U3本文档来自技高网...

【技术保护点】
一种拾振器的信号放大采集电路,其特征在于,包括偏置放大电路和与偏置放大电路电性连接的信号检测电路;所述的偏置放大电路包括电容C1、电容C2、放大器U1和放大器偏置电路,放大器U1的两个接地端分别接地,放大器U1的输入端与电容C1连接,放大器U1的输出端分别与电容C2及放大器偏置电路连接;所述的放大器偏置电路包括电感L1、电容C4和电阻R1,电感L1的第一端与放大器U1的输出端连接,电感L1的第二端与电阻R1的第一端连接,电阻R1的第二端通过电容C4接地;所述信号检测电路第一或非门U2、第二或非门U3、电阻R2和电容C3;所述放大器偏置电路的信号输出端与第一或非门U2的第一输入端连接,所述第一或非门U2的输出端与所述第二或非门U3的输入端连接;所述第二或非门U3的输出端连接输出端口OUT;所述第一或非门U2的第二输入端与其输出端并联电容C3,所述电容C3的输出端与输出端口OUT连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:杨学山
申请(专利权)人:嘉兴市振恒电子技术有限责任公司
类型:新型
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1