【技术实现步骤摘要】
栅极驱动电路及其单元和一种显示装置
本专利技术涉及电子电路领域,具体涉及到一种栅极驱动电路及其单元和一种显示装置。
技术介绍
薄膜晶体管(TFT)平板显示(FlatPanelDisplay,FPD)技术是当今显示技术的主流,大尺寸、更高分辨率显示是TFT-FPD的重要发展方向。TFT集成的栅极驱动电路(GateDriverOnArray,GOA)是大尺寸、高分辨率TFT-FPD发展过程中产生的重要技术。相比于传统的采用外围栅极驱动IC的方式,采用GOA的TFT-FPD面板的外接引线数量极大地减少,于是引线过密对分辨率的限制被放宽。GOA技术带来的其他优势包括:减少外围IC的使用数量,使得信号传输更为稳定可靠,同时还可以减少显示模组的成本,使显示面板更轻薄,显示边框更窄、更美观。在GOA电路中,由于其输出的栅极扫描信号在大部分的工作时间内处于低电平,所以一般需要低电平维持电路(low-level-holdingcircuit)来维持中间节点以及信号输出节点上的低电平,以避免时钟馈通效应或者泄露电流等对GOA的中间节点或者输出节点电位的影响,防止GOA输出逻辑紊乱。但是,GOA的低电平维持电路容易由于下拉晶体管阈值电压的漂移而发生性能退化。传统的设计思路是减少下拉管的特性漂移,实现的方式主要有:1,将下拉晶体管偏置于高频脉冲应力模式下;2,将下拉晶体管偏置于低频脉冲应力模式下;3,将下拉晶体管偏置于低压直流模式下。测试结果表明,相比于高压直流偏置模式,这些方式都能在一定程度上减少下拉晶体管的阈值电压漂移。但是,下拉晶体管的阈值电压漂移仍然不可避免,所以GOA的 ...
【技术保护点】
一种栅极驱动电路,包括级联的至少一个栅极驱动电路单元,所述栅极驱动电路单元包括:驱动模块(20),用于通过其控制端(Q)的开关状态切换,将第一时钟信号(VA)传送到栅极驱动电路单元的信号输出端,从而输出扫描信号(VOUT);输入模块(10),用于控制驱动模块(20)的控制端(Q)切换开关状态;低电平维持模块(30),用于在其维持使能端(P)获得有效电平时将栅极驱动电路的信号输出端和/或驱动模块(20)的控制端(Q)维持在低电平;其特征在于,所述栅极驱动电路还包括至少一个自适电压产生模块(40),自适电压产生模块(40)的信号输出端用于连接至维持使能端(P),自适电压产生模块(40)用于根据其恒流源产生自补偿电压(VR),并通过其信号输出端传输给维持使能端(P),以向维持使能端(P)提供有效电平。
【技术特征摘要】
1.一种栅极驱动电路,包括级联的至少一个栅极驱动电路单元,所述栅极驱动电路单元包括:驱动模块(20),用于通过其控制端(Q)的开关状态切换,将第一时钟信号(VA)传送到栅极驱动电路单元的信号输出端,从而输出扫描信号(VOUT);输入模块(10),用于控制驱动模块(20)的控制端(Q)切换开关状态;低电平维持模块(30),用于在其维持使能端(P)获得有效电平时将栅极驱动电路的信号输出端和/或驱动模块(20)的控制端(Q)维持在低电平;其特征在于,所述栅极驱动电路还包括至少一个自适电压产生模块(40),自适电压产生模块(40)的信号输出端用于连接至维持使能端(P),自适电压产生模块(40)用于根据其恒流源产生自补偿电压(VR),并通过其信号输出端传输给维持使能端(P),以向维持使能端(P)提供有效电平。2.如权利要求1所述的栅极驱动电路,其特征在于,所述输入模块(10)包括:第一晶体管(T1),第一晶体管(T1)的控制极连接至第一极,用于输入第一输入信号(VI1);第一晶体管(T1)的第二极连接至驱动模块(20)的控制端(Q);所述驱动模块(20)包括:第二晶体管(T2),第二晶体管(T2)的第一极用于输入第一时钟信号(VA),第二晶体管(T2)的控制极为所述驱动模块(20)的控制端(Q),第二晶体管(T2)的第二极为所述栅极驱动电路单元的信号输出端;所述第一输入信号(VI1)的有效电平到来时间超前于所述第一时钟信号(VA)的有效电平到来时间。3.如权利要求2所述的栅极驱动电路,其特征在于,在自适电压产生模块(40)和低电平维持模块(30)之间还连接有:第八晶体管(T8);第八晶体管(T8)的第一极用于连接至自适电压产生模块(40)的信号输出端,第八晶体管(T8)的第二极连接至低电平维持模块(30)的维持使能端(P),第八晶体管(T8)的控制极用于输入第二输入信号(VI2);第八晶体管(T8)响应第二输入信号(VI2)的有效电平导通第八晶体管(T8)的第一极和第二极;第二输入信号(VI2)的有效电平到来时间滞后于所述第一时钟信号(VA)的有效电平结束时间。4.如权利要求1所述的栅极驱动电路,其特征在于,所述低电平维持模块(30)包括:第五晶体管(T5)和第六晶体管(T6);第五晶体管(T5)的控制极连接至第六晶体管(T6)的控制极,连接节点为所述低电平维持模块(30)的维持使能端(P);第五晶体管(T5)的第一极连接至驱动模块(20)的控制端(Q);第五晶体管(T5)的第二极用于连接至低电平端(VSS);第六晶体管(T6)的第一极连接至栅极驱动电路单元的信号输出端,第六晶体管(T6)的第二极用于连接至低电平端(VSS)。5.如权利要求1-4任意一项所述的栅...
【专利技术属性】
技术研发人员:张盛东,冷传利,胡治晋,廖聪维,
申请(专利权)人:北京大学深圳研究生院,
类型:发明
国别省市:广东;44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。