阵列基板、阵列基板的制造方法和显示装置制造方法及图纸

技术编号:11572443 阅读:86 留言:0更新日期:2015-06-10 03:05
本发明专利技术是关于一种阵列基板、阵列基板的制造方法和显示装置,涉及显示技术领域。该阵列基板包括:连接工作电路接口和测试接口的测试线路;测试线路上包含至少一个断开点,测试线路上每个断开点的两端都设置有贯通到阵列基板上表面的导电接点;在对工作电路进行测试时,通过导通所有断开点的两端的导电接点能够实现测试线路的导通。本发明专利技术通过在形成测试线路时,在测试线路上设置至少一个断开点,使断开点分割而成的子测试线路都不会过长,减小了测试线路过长时产生的天线效应,解决了相关技术中细长的测试线路容易因为天线效应而聚集较多的电荷,这些电荷可能损坏工作电路的问题;达到了测试线路不会因为天线效应损坏工作电路的效果。

【技术实现步骤摘要】

本专利技术涉及显示
,特别涉及一种阵列基板、阵列基板的制造方法和显示 目.0
技术介绍
阵列基板是显示装置的重要组成部分,阵列基板的显示区域和周边区域均设置有工作电路。目前一些阵列基板由于结构复杂,如低温多晶娃(英文:Low TemperaturePoly-Silicon ;简称:LTPS)阵列基板,需要在生产阶段对LTPS阵列基板上的工作电路进行相关的测试。
技术实现思路
为了解决相关技术中细长的测试线路容易因为天线效应而聚集较多的电荷,这些电荷可能损坏工作电路的问题,本专利技术提供了一种阵列基板、阵列基板的制造方法和显示装置。所述技术方案如下:根据本专利技术的第一方面,提供一种阵列基板,所述阵列基板包括:连接工作电路接口和测试接口的测试线路;其中,所述测试线路上包含至少一个断开点,所述测试线路上每个所述断开点的两端都设置有贯通到所述阵列基板上表面的导电接点;在对所述工作电路进行测试时,通过导通所有所述断开点的两端的导电接点能够实现所述测试线路的导通。可选的,所述测试线路中的至少一条线路的中点处设置有断开点。可选的,所述测试线路中的至少一条线路的两端设置有断开点。可选的,所述导电接点为从所述断开点一端贯通到所述阵列基板上表面的过孔,所述过孔中设置有延伸到所述阵列基板上表面的导电物质。可选的,每个所述断开点的两端的导电接点之间的距离大于5微米。可选的,每个所述断开点的两端的导电接点都能够通过导电银胶电连接。可选的,所述至少一个断开点将所述测试线路划分为多条子测试线路,所述多条子测试线路形成于所述阵列基板上的同一层或不同层。可选的,所述工作电路接口包括显示区域的工作电路接口和周边区域的工作电路接口 ;所述测试接口包括显示区域的测试接口和周边区域的测试接口 ;所述测试线路包括显示区域的测试线路和周边区域的测试线路;其中,所述显示区域的测试线路连接所述显示区域的工作电路接口和所述显示区域的测试接口;所述周边区域的测试线路连接所述周边区域的工作电路接口和所述周边区域的测试接口。根据本专利技术的第二方面,提供一种阵列基板的制造方法,所述方法包括:在基板上形成包含至少一个断开点的测试线路,所述测试线路的两端分别连接工作电路接口和测试接口;在所述测试线路上每个所述断开点的两端形成贯通到所述阵列基板上表面的导电接点;在对所述工作电路进行测试时,通过导通所有所述断开点的两端的导电接点能够实现所述测试线路的导通。可选的,所述测试线路中的至少一条线路的中点处设置有断开点。可选的,所述测试线路中的至少一条线路的两端设置有断开点。可选的,所述导电接点为形成有导电物质的过孔,所述在所述测试线路上每个所述断开点的两端形成贯通到所述阵列基板上表面的导电接点,包括:在所述测试线路上每个所述断开点的两端形成贯通到所述阵列基板上表面的过孔;在所述过孔中形成延伸到所述阵列基板上表面的导电物质。可选的,每个所述断开点的两端的导电接点之间的距离大于5微米。可选的,在所述测试线路上每个所述断开点的两端形成贯通到所述阵列基板上表面的导电接点之后,所述方法还包括: 通过导电银胶导通所有所述断开点的两端的导电接点。可选的,所述在基板上形成包含至少一个断开点的测试线路,包括:在基板上形成所述包含至少一个断开点的测试线路与栅极图案;或者,在形成有绝缘层的基板上形成所述包含至少一个断开点的测试线路与源漏极图案。可选的,所述在基板上形成包含至少一个断开点的测试线路,包括:在基板上形成第一子测试线路的图案与栅极图案;在形成有所述第一子测试线路的图案与栅极图案的基板上形成绝缘层;在形成有绝缘层的基板上形成第二子测试线路的图案与源漏极图案,所述第一子测试线路的图案和所述第二子测试线路的图案组成所述包含至少一个断开点的所述测试线路。可选的,所述工作电路接口包括显示区域的工作电路接口和周边区域的工作电路接口 ;所述测试接口包括显示区域的测试接口和周边区域的测试接口 ;所述测试线路包括显示区域的测试线路和周边区域的测试线路;其中,所述显示区域的测试线路连接所述显示区域的工作电路接口和所述显示区域的测试接口;所述周边区域的测试线路连接所述周边区域的工作电路接口和所述周边区域的测试接口。根据本专利技术的第三方面,提供一种显示装置,所述显示装置包括:第一方面提供的阵列基板。本专利技术提供的技术方案可以包括以下有益效果:通过在形成测试线路时,在测试线路上设置至少一个断开点,使断开点分割而成的子测试线路都不会过长,减小了测试线路过长时产生的天线效应,解决了相关技术中细长的测试线路容易因为天线效应而聚集较多的电荷,这些电荷可能损坏工作电路的问题;达到了测试线路不会因为天线效应损坏工作电路的效果。应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本专利技术。【附图说明】此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本专利技术的实施例,并与说明书一起用于解释本专利技术的原理。图1是根据一示例性实施例示出的一种阵列基板的结构示意图;图2是图1所示的阵列基板中断开点处的左视截面图;图3是根据一不例性实施例不出的另一种阵列基板的结构不意图;图4是图3所示的阵列基板中断开点处的左视截面图;图5是图3所示的阵列基板中多条子测试线路形成于阵列基板上不同层时的结构示意图;图6是根据一示例性实施例示出的一种阵列基板的制造方法的流程图;图7是根据一示例性实施例示出的另一种阵列基板的制造方法的流程图;图8至图14是图7所示实施例中基板的结构示意图。通过上述附图,已示出本专利技术明确的实施例,后文中将有更详细的描述。这些附图和文字描述并不是为了通过任何方式限制本专利技术构思的范围,而是通过参考特定实施例为本领域技术人员说明本专利技术的概念。【具体实施方式】这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本专利技术相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本专利技术的一些方面相一致的装置和方法的例子。专利技术人经过研宄发现,一种阵列基板,该阵列基板中设置有测试线路,该测试线路分别连接位于阵列基板长度方向上一端的工作电路接口(工作电路接口与工作电路电连接)及位于阵列基板长度方向上另一端的测试接口,之后在进行测试时直接通过测试接口向测试线路输入测试信号,由于测试线路与工作电路连接,可以实现对工作电路进行测试。为了实现阵列基板的有效测试,测试线路的长度通常较长,细长的测试线路容易因为天线效应而聚集较多的电荷,这些电荷可能损坏工作电路。图1是根据一示例性实施例示出的一种阵列基板的结构示意图。该阵列基板可以包括:连接工作电路接口 101和测试接口 102的测试线路103。其中,测试线路103上包含至少一个断开点A,测试线路103上每个断开点的两端都设置有贯通到阵列基板上表面的导电接点(图1中未示出)。在对工作电路104进行测试时,通过导通所有断开点的两端的导电接点能够实现测试线路的导通。综上所述,本专利技术实施例提供的阵列基板,通过在形成测试线路时,在测试线路上设置至少一个断开点,使断开点分割而成的子测试线路都不会过长,减小了测试线路过长时产生的天线效应,解决了本文档来自技高网...
阵列基板、阵列基板的制造方法和显示装置

【技术保护点】
一种阵列基板,其特征在于,所述阵列基板包括:连接工作电路接口和测试接口的测试线路;其中,所述测试线路上包含至少一个断开点,所述测试线路上每个所述断开点的两端都设置有贯通到所述阵列基板上表面的导电接点;在对所述工作电路进行测试时,通过导通所有所述断开点的两端的导电接点能够实现所述测试线路的导通。

【技术特征摘要】

【专利技术属性】
技术研发人员:樊浩原辛燕霞杨玉清
申请(专利权)人:京东方科技集团股份有限公司成都京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1