基于RSFF的QCLK生成单元制造技术

技术编号:11478981 阅读:217 留言:0更新日期:2015-05-20 09:54
本发明专利技术涉及一种生成QCLK信号的电路设计问题。由于QCLK有着丰富的信息量,它在相关研究文献中已经得到应用而显示出一定的优势。而目前QCLK信号只能由模拟软件仿真生成,国内外还没有简单而实用的集成电路可以生成QCLK信号。这里发明专利技术一种生成QCLK信号的电路,该电路主要由两种RSFF以及MOS管组成。本发明专利技术即基于RSFF的QCLK生成单元解决了目前不能由实际电路生成QCLK信号的问题,使得QCLK信号可以进行实际应用。模拟表明发明专利技术的QCLK生成单元功能正确;另外,对本发明专利技术的电路进行分析后表明,本发明专利技术的电路结构简单,性能高,且易于在电路里进行应用。

【技术实现步骤摘要】
基于RSFF的QCLK生成单元
本专利技术涉及一种由门电路、两种触发边沿的RS触发器(RSFF)和MOS管组成的生成四值时钟(QuaternaryClock,简称QCLK)的电路单元。
技术介绍
由于四值时钟QCLK有着丰富的信息量,它在一个时钟周期中有六种跳变沿,其跳变沿的种类和数量都比传统的二值时钟的多得多,所以基于四值时钟的触发器有着结构简单和功耗低等特点[1]。从现有技术看,文献[1]提出了基于四值时钟QCLK的六边沿触发器,文献[2,3]也利用四值时钟设计了相关的多值触发器。从相关的研究文献中可以看出,四值时钟QCLK在数字电路中已经得到了切实可行的应用并显示出了其优越性。然而,上述文献中使用的四值时钟有一个共同的特点,即被用到的四值时钟都是用仿真软件模拟产生,而非由实际的集成电路生成。调查研究发现,目前尚无研究文献提及生成四值时钟QCLK的方法以及相关的电路,也即,一个简单而实用的四值时钟发生器目前还是个空缺。而时钟是数字系统中最重要的信号,在时序电路中的作用是控制和协调整个数字系统正常地工作。二值时钟信号可由石英晶体多谐振荡器产生,而四值时钟目前还只能通过仿真软件模拟产生。这将限制四值时钟的实际应用,文献[1-3]中基于四值时钟的触发器也将难以得到实用。为解决这一实际应用中的问题,即目前没有四值时钟发生器,本专利技术利用石英晶体振荡器或锁相环等产生的二值时钟作为输入信号,应用传输电压开关理论[4,5]等知识从开关级来专利技术一种生成四值时钟的电路单元,以求专利技术的电路简单、稳定高效和实用,以解决目前没有集成电路生成四值时钟QCLK的问题。参考文献:[1]Lang,Y.-F.,Shen,J.-Z..Ageneralstructureofall-edges-triggeredflip-flopbasedonmultivaluedclock,InternationalJournalofElectronics,2013,100,(12),pp.1637-1645.[2]夏银水,吴训威,多值时钟与并列式多拍多值触发器,电子学报,1997,25,(8),pp.52-54.[3]XiaY.S.,WangL.Y.,AlmainiA.E.A.,ANovelMultiple-ValuedCMOSFlip-FlopEmployingMultiple-ValuedClock,JournalofComputerScienceandTechnology,2005,20,(2),pp.237-242.[4]Wu,X.,Prosser,F..DesignofternaryCMOScircuitsbasedontransmissionfunctiontheory,InternationalJournalofElectronics,1988,65,(5),pp.891-905.[5]Prosser,F.,Wu,X.,Chen,X.CMOSTernaryFlip-Flops&TheirApplications.IEEProceedingsonComputer&DigitalTechniques,1988,135,(5),pp.266-272.
技术实现思路
针对目前不能用简单的集成电路生成四值时钟的问题,专利技术的内容就是创造一种能生成文献[1]中使用的四值时钟QCLK的电路单元,且专利技术的四值时钟QCLK生成电路要结构简单、工作高效,且其输入输出信号要满足以下四项要求:1)专利技术的电路单元有两个输入信号:二值时钟CLK及其反信号它们逻辑值取值为{0,3}且占空比为50%,即高低电平的时间比为1∶1;2)专利技术的电路单元有一个输出信号:四值时钟QCLK,它的电平逻辑值取值为{0,1,2,3},在一个时钟周期内其电平逻辑值的输出次序为0→1→2→3→2→1→0,每次输出电平的持续时间相等;3)输入的二值时钟CLK与输出的四值时钟QCLK的频率比为3∶1;4)四值时钟QCLK需满足有关时钟信号的要求,即应有极高的频率和幅度稳定度;附图说明下面结合附图和具体实施方式对本专利技术作进一步详细说明。图1是本专利技术基于RSFF的QCLK生成单元的线路图。图2是二值时钟CLK、信号Q0和Q1的时序电压波形示意图。图3是图1所示电路中输入的二值时钟CLK、触发器FF0的输出信号Q0和FF1的输出信号Q1和输出的四值时钟QCLK的电压瞬态波形图。具体实施方式本专利技术利用逻辑值切换为0→3→0的二值时钟CLK来生成逻辑值切换为0→1→2→3→2→1→0的四值时钟QCLK。因此,本专利技术将使用二值时钟CLK的逻辑值0来控制生成四值时钟QCLK逻辑值1和3;而利用二值时钟CLK的逻辑值3来控制生成四值时钟QCLK逻辑值0和2。由于四值时钟QCLK的逻辑值切换次序为0→1→2→3→2→1→0,所以当CLK=0时四值时钟QCLK生成单元要依次轮流输出逻辑值1、3和1;当CLK=3时它则要轮流依次输出逻辑值2、0和2。为此,还需两个辅助控制信号Q0和Q1来实现这种轮流输出,用Q0的0和3分别来控制四值时钟逻辑值3和1的输出;用Q1的0和3分别控制四值时钟逻辑值2和0的输出。Q0和Q1的低电平与高电平的持续时间之比应分别为1∶2和2∶1,即Q0和Q1的占空比分别为66.7%和33.3%,这样,在二值时钟CLK以及信号Q0和Q1的控制下才能生成逻辑值切换次序为0→1→2→3→2→1→0的四值时钟QCLK。由于Q0和Q1可以用RS触发器对二值时钟CLK进行分频获得,而且考虑到在实际电路中二值时钟CLK的有效边沿与触发器的输出Q0和Q1之间有时钟输出延迟,此延迟将在输出的四值时钟波形中产生毛刺,为消去毛刺,输出Q0和Q1信号应分别在二值时钟CLK的上升沿和下降沿处改变状态。综上可知,信号Q0和Q1是二值时钟CLK的三分频信号。二值时钟CLK与信号Q0和Q1的时序波形示意图如图2所示。为由二值时钟CLK获得Q0和Q1两信号,本专利技术采用一个二输入与门(G1)、一个上升沿触发的RS触发器(FF0)和一个下降沿触发的RS触发器(FF1)来组成二值时钟CLK的三分频电路。所述RS触发器FF0和FF1分别输出在CLK上升沿处和下降沿处改变状态的三分频输出信号Q0和Q1,信号和分别是Q0和Q1的反信号。在本专利技术中,所述三分频电路的线路连接情况如图1中的左电路所示,其电路设计具体描述为:所述触发器FF0的输出端Q0和FF1的输出端跟与门G1的两个输入端相接,与门G1的输出端与FF0的输入端R0和FF1的输入端S1相接,FF0的输出端与其输入端S0相接。即,所述触发器FF0的激励函数是FF1的输出端Q1与其输入端R1相接,即所述触发器FF1的激励函数是R1=Q1,触发器FF0和FF1的时钟信号为输入的二值时钟CLK。这样,触发器FF0对CLK的上升沿敏感,其输出信号Q0是二值时钟CLK的三分频信号且Q0的低电平与高电平的持续时间之比为1∶2;触发器FF1对CLK的下降沿敏感,其输出信号Q1也为二值时钟CLK三分频信号且Q1的低电平与高电平的持续时间比为2∶1。信号Q0和Q1就是本专利技术所需的生成四值时钟QCLK的控制信号。有了生成四值时钟QCLK的控制信号,根据
技术实现思路
和文献[4,5]中的本文档来自技高网
...
基于RSFF的QCLK生成单元

【技术保护点】
一种生成四值时钟QCLK的电路单元,用输入的二值时钟CLK及其反信号生成次序为0→1→2→3→2→1→0的四值时钟QCLK,它包括一个二输入的与门(G1)、一个上升沿触发的RS触发器(FF0)、一个下降沿触发的RS触发器(FF1)、四个PMOS管(P1、P2、P3和P4)和四个NMOS管(N1、N2、N3和N4);首先,用所述RS触发器FF0和FF1对二值时钟CLK进行三分频,分别得到在CLK上升沿处和下降沿处改变状态的三分频输出信号Q0和Q1,它们的占空比分别为66.7%和33.3%,信号和分别是Q0和Q1的反信号;然后,用所述八个MOS管组成生成四值时钟的MOS管网络,其电路为所述PMOS管P1的源极和漏极分别与逻辑值3的信号源和所述PMOS管P2的源极相接,所述PMOS管P3的源极和漏极分别与逻辑值2的信号源和所述PMOS管P4的源极相接,所述NMOS管N1的源极和漏极分别与逻辑值1的信号源和所述NMOS管N2的源极相接,所述NMOS管N3的源极和漏极分别与电源地和所述NMOS管N4的源极相接,所述MOS管P2、P4、N2和N4的漏极连接在一起作为四值时钟QCLK的输出端;最后,用CLK、Q0和Q1控制所述MOS管网络生成四值时钟QCLK;所述四值时钟QCLK生成单元,其特征在于:所述RS触发器FF0的两个输入信号R0和S0的表达式为所述RS触发器FF1的两个输入信号R1和S1的表达式为所述四个输入信号的表达式在电路上实现为信号Q0和接入与门G1的两个输入端,与门G1的输出信号接入输入信号R0和S1,输出信号和Q1分别与输入信号S0和R1相接;控制所述MOS管网络的信号具体连接为信号CLK、Q0、Q1、Q0、CLK和Q1分别与所述MOS管P1、P2、P3、P4、N1、N2、N3和N4的栅极相接。...

【技术特征摘要】
1.一种生成四值时钟QCLK的电路单元,用输入的二值时钟CLK及其反信号生成次序为0→1→2→3→2→1→0的四值时钟QCLK,它包括一个二输入的与门G1、一个上升沿触发的RS触发器FF0、一个下降沿触发的RS触发器FF1、标记为P1、P2、P3和P4的四个PMOS管和标记为N1、N2、N3和N4的四个NMOS管;首先,用所述RS触发器FF0和FF1对二值时钟CLK进行三分频,分别得到在CLK上升沿处和下降沿处改变状态的三分频输出信号Q0和Q1,它们的占空比分别为66.7%和33.3%,信号和分别是Q0和Q1的反信号;然后,用所述四个PMOS管和所述四个NMOS管组成生成四值时钟的MOS管网络,其电路为所述PMOS管P1的源极和漏极分别与逻辑值3的信号源和所述PMOS管P2的源极相接,所述PMOS管P3的源极和漏极分别与逻辑值2的信号源和所述PMOS管P4的源极相接,所述NM...

【专利技术属性】
技术研发人员:不公告发明人
申请(专利权)人:浙江工商大学
类型:发明
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1