一种单线制串行通讯接口电路制造技术

技术编号:11107860 阅读:137 留言:0更新日期:2015-03-04 20:55
本实用新型专利技术属于航空电子技术领域,涉及到记录器独立电源系统,特别是涉及一种单线制串行通讯接口电路。包括接收驱动电路和发送驱动电路,其中接收驱动电路的输入端与发送驱动电路的输出端连接到一起。本实用新型专利技术利用ARINC777对独立电源连接器引脚规定中仅剩的一根引脚,实现了独立电源的维护通讯接口;由于采用了漏极开路输出方式,避免通讯过程中双方同时发送数据时烧毁接口电路的情况;对信号输入采用了隔离二极管,在双方通讯接口的工作电压不相同的情况下,也可以正常使用。

【技术实现步骤摘要】
一种单线制串行通讯接口电路
本技术属于航空电子
,涉及到记录器独立电源系统,特别是涉及一种单线制串行通讯接口电路。
技术介绍
记录器独立电源系统中,根据ARINC777中对连接器针脚的定义,只有一个引脚未使用,可以作为维护接口。为使用独立电源中的处理器串口(2根线)与地面维护设备进行通讯,因此需要将两线制双工串行接口改造成单线制半双工接口。 现有的半双工通讯技术,如RS485半双工通讯,一般采用差分线对的方式,需要2根线,且其收发需要通过处理器控制,一旦处理器异常,则会出现双方同时发送的情况,导致接口损坏。
技术实现思路
专利技术目的:本技术的目的是设计一种单线制串行通讯接口电路,可以实现串口的半双工通讯。 技术方案:一种单线制串行通讯接口电路,包括接收驱动电路I和发送驱动电路2组成,其中接收驱动电路I的输入端与发送驱动电路2的输出端连接到一起,所述接收驱动电路I包括:隔离二极管11、第一上拉电阻12、第二上拉电阻13、第三上拉电阻14、第一驱动晶体管15、第二驱动晶体管16,其中,隔离二极管11的阴极作为接收驱动电路I的输入端,其阳极连接到第一驱动晶体管15的栅极,并通过第一上拉电阻12连接到电源,第一驱动晶体管15的漏极接第二驱动晶体管16的栅极,并通过第二上拉电阻13连接到电源,第二驱动晶体管16的漏极作为接收驱动电路I的输出,并通过第三上拉电阻14连接到电源,第一驱动晶体管15和第二驱动晶体管16的源极接地,所述发送驱动电路2包括:第四上拉电阻21、第五上拉电阻22、第三驱动晶体管23、第四驱动晶体管24,其中第四驱动晶体管24的栅极作为发送驱动电路2的输入端,并通过第五上拉电阻22连接到电源,第四驱动晶体管24的漏极连接到第三驱动晶体管23的栅极,并通过第四上拉电阻21连接到电源,第三驱动晶体管23漏极作为发送驱动电路2的输出,第四驱动晶体管24和第三驱动晶体管23的源极接地。 有益效果:本技术所示单线制串行通讯接口电路,产生如下有益效果:利用ARINC777对独立电源连接器引脚规定中仅剩的一根引脚,实现了独立电源的维护通讯接口 ;由于采用了漏极开路输出方式,避免通讯过程中双方同时发送数据时烧毁接口电路的情况;对信号输入采用了隔离二极管,在双方通讯接口的工作电压不相同的情况下,也可以正常使用。 【附图说明】 图1为本技术电路原理框图。 其中,I接收驱动电路,11隔离二极管,12第一上拉电阻,13第二上拉电阻,14第三上拉电阻,15第一驱动晶体管,16第二驱动晶体管,2发送驱动电路,21第四上拉电阻,22第五上拉电阻,23第三驱动晶体管,24第四驱动晶体管 【具体实施方式】 本技术将通讯接口的输出改造为漏极开路输出方式,输入接口改为电阻上拉的输入方式,然后将将通讯接口的输入和输出短接,将串口的收发接口合为一根线。 下面结合附图对专利技术的一种实施例做进一步详细描述,请参阅图1。 [0011 ] 一种单线制串行通讯接口电路,包括接收驱动电路I和发送驱动电路2组成,其中接收驱动电路I的输入端与发送驱动电路2的输出端连接到一起,所述接收驱动电路I包括:隔离二极管11、第一上拉电阻12、第二上拉电阻13、第三上拉电阻14、第一驱动晶体管 15、第二驱动晶体管16,其中,隔离二极管11的阴极作为接收驱动电路I的输入端,其阳极连接到第一驱动晶体管15的栅极,并通过第一上拉电阻12连接到电源,第一驱动晶体管15的漏极接第二驱动晶体管16的栅极,并通过第二上拉电阻13连接到电源,第二驱动晶体管16的漏极作为接收驱动电路I的输出,并通过第三上拉电阻14连接到电源,第一驱动晶体管15和第二驱动晶体管16的源极接地,所述发送驱动电路2包括:第四上拉电阻21、第五上拉电阻22、第三驱动晶体管23、第四驱动晶体管24,其中第四驱动晶体管24的栅极作为发送驱动电路2的输入端,并通过第五上拉电阻22连接到电源,第四驱动晶体管24的漏极连接到第三驱动晶体管23的栅极,并通过第四上拉电阻21连接到电源,第三驱动晶体管23漏极作为发送驱动电路2的输出,第四驱动晶体管24和第三驱动晶体管23的源极接地。 参阅图1,按图1实现单线制串行通讯接口电路。其中RXD和TXD分别接单片机或其它串行协议电路的RXD和TXD。使用时,需设置总线空闲为高电平,即单片机或其它串行协议电路的TXD空闲时需设置为高电平方可正常通讯。上拉电阻典型值为4.7k,如果通讯速率较高,则适当降低上拉电阻值,否则可适当增大上拉电阻值,以降低功耗。本文档来自技高网...

【技术保护点】
一种单线制串行通讯接口电路,其特征在于,包括接收驱动电路[1]和发送驱动电路[2],其中接收驱动电路[1]的输入端与发送驱动电路[2]的输出端连接到一起,所述接收驱动电路[1]包括:隔离二极管[11]、第一上拉电阻[12]、第二上拉电阻[13]、第三上拉电阻[14]、第一驱动晶体管[15]、第二驱动晶体管[16],其中,隔离二极管[11]的阴极作为接收驱动电路[1]的输入端,其阳极连接到第一驱动晶体管[15]的栅极,并通过第一上拉电阻[12]连接到电源,第一驱动晶体管[15]的漏极接第二驱动晶体管[16]的栅极,并通过第二上拉电阻[13]连接到电源,第二驱动晶体管[16]的漏极作为接收驱动电路[1]的输出,并通过第三上拉电阻[14]连接到电源,第一驱动晶体管[15]和第二驱动晶体管[16]的源极接地,所述发送驱动电路[2]包括:第四上拉电阻[21]、第五上拉电阻[22]、第三驱动晶体管[23]、第四驱动晶体管[24],其中第四驱动晶体管[24]的栅极作为发送驱动电路[2]的输入端,并通过第五上拉电阻[22]连接到电源,第四驱动晶体管[24]的漏极连接到第三驱动晶体管[23]的栅极,并通过第四上拉电阻[21]连接到电源,第三驱动晶体管[23]漏极作为发送驱动电路[2]的输出,第四驱动晶体管[24]和第三驱动晶体管[23]的源极接地。...

【技术特征摘要】
1.一种单线制串行通讯接口电路,其特征在于,包括接收驱动电路[I]和发送驱动电路[2],其中接收驱动电路[I]的输入端与发送驱动电路[2]的输出端连接到一起,所述接收驱动电路[I]包括:隔离二极管[11]、第一上拉电阻[12]、第二上拉电阻[13]、第三上拉电阻[14]、第一驱动晶体管[15]、第二驱动晶体管[16],其中,隔离二极管[11]的阴极作为接收驱动电路[I]的输入端,其阳极连接到第一驱动晶体管[15]的栅极,并通过第一上拉电阻[12]连接到电源,第一驱动晶体管[15]的漏极接第二驱动晶体管[16]的栅极,并通过第二上拉电阻[13]连接到电源,第二驱动晶体管[...

【专利技术属性】
技术研发人员:田军周波岐
申请(专利权)人:陕西千山航空电子有限责任公司
类型:新型
国别省市:陕西;61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1