一种显示模块灰度扩展电路制造技术

技术编号:10037737 阅读:172 留言:0更新日期:2014-05-11 04:01
本实用新型专利技术揭示了一种显示模块灰度扩展电路,主机将图像信号输送到LVDS解码电路,所述的LVDS解码电路输出TTL数字信号至FPGA控制器,所述的FPGA控制器输出增加灰度的TTL信号至LVDS编码电路,所述的LVDS编码电路输出图像编码信号至显示模块。该电路将显示灰度从原来的64阶转变成256阶,增加了颜色数;微型化电路,可嵌入在显示模块的背光控制单元或者视频处理单元;节约了成本,可以将前期的6位的液晶屏通过该电路扩展成8位。尤其该电路可应用于机载小尺寸显示模块,用于其灰度的扩展。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】
【专利摘要】本技术揭示了一种显示模块灰度扩展电路,主机将图像信号输送到LVDS解码电路,所述的LVDS解码电路输出TTL数字信号至FPGA控制器,所述的FPGA控制器输出增加灰度的TTL信号至LVDS编码电路,所述的LVDS编码电路输出图像编码信号至显示模块。该电路将显示灰度从原来的64阶转变成256阶,增加了颜色数;微型化电路,可嵌入在显示模块的背光控制单元或者视频处理单元;节约了成本,可以将前期的6位的液晶屏通过该电路扩展成8位。尤其该电路可应用于机载小尺寸显示模块,用于其灰度的扩展。【专利说明】一种显示模块灰度扩展电路
本技术涉及一种显示器模块中用于灰度扩展的电路。
技术介绍
随着显示系统的日趋成熟,飞行员对显示器的灰度要求越来越高,从最初的黑白显示到后来的六位、八位显示,直至后来的十位显示,每增加一位,灰度就能相应的翻倍,飞行员所能区分的灰度显示也会变得更加丰富。现在飞机上的显示器多采用6位显示屏,尤其针对小尺寸显示器,由于其尺寸及成本的限制,几乎全部为6位显示屏。而主机往往提供的都为8位信号,在这种情况下,设计者往往只能将8位信号的高位送入显示屏,低两位舍去,这种操作就会损失了图像的灰度,在复杂的多灰度画面上容易失真。如何在固有的6位显示屏上显示8位灰度就成了研究的重点。
技术实现思路
本技术实现一种在输入信号为8位而液晶屏上只有6位输入的情况下,能够显示8位信号的灰度扩展电路。为了实现上述目的,本技术采用的技术方案为:一种显示模块灰度扩展电路,主机将图像信号输送到LVDS解码电路,所述的LVDS解码电路输出TTL数字信号至FPGA控制器,所述的FPGA控制器输出增加灰度的TTL信号至LVDS编码电路,所述的LVDS编码电路输出图像编码信号至显示模块。本技术的优点在于:将显示灰度从原来的64阶转变成256阶,增加了颜色数;微型化电路,可嵌入在显示模块的背光控制单元或者视频处理单元;节约了成本,可以将前期的6位的液晶屏通过该电路扩展成8位。尤其该电路可应用于机载小尺寸显示模块,用于其灰度的扩展。【专利附图】【附图说明】下面对本技术说明书中每幅附图表达的内容及图中的标记作简要说明:图1为显示模块灰度扩展电路的电路框图;图2为FPGA控制器中帧比例算法框图;上述图中的标记均为:1、主机;2、LVDS解码电路;3、FPGA控制器;4、LVDS编码电路;5、显示模块。【具体实施方式】参见图1可知,显示模块灰度扩展电路包括LVDS解码电路2、FPGA控制器3和LVDS编码电路4,上述单元使得从主机I输出的64级灰度信号进行处理后增加到256级,并输出至显示模块5。具体的说,主机I将图像信号输送到LVDS解码电路2,LVDS解码电路2将图像信号解码后转换成TTL数字信号到FPGA控制器3,FPGA控制器3根据输入的数字信号进行帧比例控制运算,并将运算结果传递给LVDS编码电路4,LVDS编码电路4将接收的TTL信号转换成显示模块5所需要的LVDS信号,达到实时显示256级灰阶的目的LVDS解码电路2是利用其解码功能,将主机I传来的差分信号通过解码芯片转换成TTL的过程,解码芯片采用DS90CR288。FPGA控制器3是利用其模块的帧比例运算功能,将输入的信号进行帧比例运算,通过将输入的8位信号按照帧变化的方法显示在只有6位的液晶屏上,列举可行的算法如图2所示。即通过对相邻的两个灰阶实施时间上合空间上的混色来实现中间亮度的显示。LVDS编码电路4是将FPGA控制器3处理后的TTL信号通过编码芯片还原成LVDS信号的过程,编码芯片采用DS90CR287。上面结合附图对本专利技术进行了示例性描述,显然本技术具体实现并不受上述方式的限制,只要采用了本专利技术的方法构思和技术方案进行的各种非实质性的改进,或未经改进将本专利技术的构思和技术方案直接应用于其它场合的,均在本技术的保护范围之内。【权利要求】1.一种显示模块灰度扩展电路,其特征在于:主机(I)将8位图像信号输送到LVDS解码电路(2 ),所述的LVDS解码电路(2 )输出TTL数字信号至FPGA控制器(3 ),所述的FPGA控制器(3 )输出增加灰度的TTL信号至LVDS编码电路(4 ),所述的LVDS编码电路(4 )输出图像编码信号至6位显示模块(5)。【文档编号】G09G3/36GK203588650SQ201320661466【公开日】2014年5月7日 申请日期:2013年10月24日 优先权日:2013年10月24日 【专利技术者】朱标, 刘波, 梁美玉, 王亮, 徐勇飞, 崔衫, 王珊, 黄荣园, 丁慧林 申请人:中航华东光电有限公司本文档来自技高网...

【技术保护点】
一种显示模块灰度扩展电路,其特征在于:主机(1)将8位图像信号输送到LVDS解码电路(2),所述的LVDS解码电路(2)输出TTL数字信号至FPGA控制器(3),所述的FPGA控制器(3)输出增加灰度的TTL信号至LVDS编码电路(4),所述的LVDS编码电路(4)输出图像编码信号至6位显示模块(5)。

【技术特征摘要】

【专利技术属性】
技术研发人员:朱标刘波梁美玉王亮徐勇飞崔衫王珊黄荣园丁慧林
申请(专利权)人:中航华东光电有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1