新港海岸北京科技有限公司专利技术

新港海岸北京科技有限公司共有47项专利

  • 本发明提供了一种低压差线性稳压器负载瞬态响应的调整电路,该调整电路包括了低压差线性稳压器、驱动模块、比较模块以及补偿模块,驱动模块输出的初始驱动电压进入比较模块,比较模块将初始驱动电压与预设的参考电压进行比较,并基于比较结果来控制补偿模...
  • 本申请公开了一种低电压下提高环路增益的LDO电路,该LDO电路包括:运算放大器、电荷泵和调整管;通过电荷泵,利用时钟信号输出端输出的时钟信号将第二供电电压转换为目标高电压,目标高电压为运算放大器输出级的供电端的电压;再通过运算放大器,比...
  • 本申请提供一种衰减补偿方法和衰减补偿电路。由于根据衰减补偿电路中的增益放大器的输出信号中高频分量和低频分量的最大摆幅,调整衰减补偿电路中线性均衡器的增益,所以通过对线性均衡器增益的自适应调节使得增益放大器的输出信号中高频分量最大摆幅在衰...
  • 本发明提供一种数据传输电路及方法,信号生成器接收发送端发送的一路或多路包含数据的数据信号,基于时钟信号
  • 本申请公开了一种数模接口时序控制电路,包括:时钟发生器,时钟树,延迟处理模块,第一触发器及第二触发器。本方案基于延迟处理模块对时钟发生器生成的初始时钟信号进行了延迟,保障了用于存储输入数据的第一触发器的时钟信号与用于输出数据的第二触发器...
  • 本实用新型提供了一种数模混合集成电路的封装打线结构,当模拟信号管脚与数字信号管脚相邻时,模拟信号管脚对应的焊盘与数字信号管脚对应的焊盘之间至少间隔一个焊盘,且两者之间的焊盘通过打地线进行隔离;若数字信号管脚相邻的模拟信号为差分信号,在电...
  • 本发明提供一种电平自动切换电路、方法及系统,该电路包括电平选择模块、芯片IO接口和电平检测模块,电平选择模块每个输入端接入不同的输入电压,电平选择模块的输出端为芯片IO接口提供接口电平。芯片IO接口与片外器件连接,电平检测模块的控制端与...
  • 本申请提供一种输入输出电压摆幅线性度补偿电路及方法,其中,补偿电路包括:监听器、控制模块及驱动器;通过所述监听器监听发送端准备要发送的电压摆幅,然后所述控制模块根据输入输出电压摆幅线性度要求,得出调节电压摆幅的控制指令,最后所述驱动器根...
  • 本申请提供一种多路时钟输出及输入对齐零延时电路,包括:总线、鉴相器和调相器,多路输入时钟和输出时钟都可以通过总线传输至鉴相器;本申请通过总线传输需要被对齐的时钟信号,因此需要被对齐的时钟信号可以在芯片上的任意位置,且其位置可以相距较远;...
  • 本申请公开了一种杂散信号消除电路及方法,包括:鉴相器,杂散估计与再生装置,及调相器。在获得包含有杂散信号的实际时钟信号后,通过未包含杂散信号的参考时钟信号估计出所包含的杂散信号,并通过估计出的杂散信号反向调节实际时钟信号,以便于消除实际...
  • 本申请提供一种多路时钟输出及输入对齐零延时电路,包括:总线、鉴相器和调相器,多路输入时钟和输出时钟都可以通过总线传输至鉴相器;本申请通过总线传输需要被对齐的时钟信号,因此需要被对齐的时钟信号可以在芯片上的任意位置,且其位置可以相距较远;...
  • 本发明公开了一种硬件可编程的时钟切换方法、装置及系统,处理器获取寄存器根据预设的时钟切换条件规则,配置生成的多个时钟切换条件,基于每个时钟切换条件的有效与否信息,以及每个时钟切换条件的优先级,确定对多个输入时钟信号的时钟切换结果,并输出...
  • 本实用新型提供一种时钟生成电路和生成器,首先对第一信号按照参考信号进行相位采样,再进行低通滤波,提取出低频的时钟相位信号;同时对第二信号按照参考信号进行相位采样,再进行带通滤波,提取出中频的时钟相位信号。然后叠加合成低通滤波器输出的时钟...
  • 本实用新型公开了一种通过时钟信号传输数据的电路。该电路包括:信号调制器和信号解调器;信号调制器的输入端连接数据信号端和时钟信号端;信号调制器用于获取数据信号和时钟信号,并对数据信号进行调制,得到调制后的数据信号后,将调制后的数据信号加载...
  • 本发明提供一种时钟生成电路和生成器,首先对第一信号按照参考信号进行相位采样,再进行低通滤波,提取出低频的时钟相位信号;同时对第二信号按照参考信号进行相位采样,再进行带通滤波,提取出中频的时钟相位信号。然后叠加合成低通滤波器输出的时钟相位...
  • 本发明提供了一种相位插值器的自动校准电路及方法,通过鉴相器比较参考时钟信号和相位插值器的输出时钟信号的相位信息,产生两个时钟的相位差,根据接收到的相位差,得到相位插值器输出时钟信号实际相位与理想相位的差值再进行补偿,从而生成达到与理想相...
  • 本实用新型公开了一种占空比调整电路,该占空比调整电路包括:逻辑控制电路和触发器,其中:逻辑控制电路的数据输入端接收待发送数据,逻辑控制电路的输出端与触发器的输入端相连;触发器的时钟信号输入端接收输入时钟信号,触发器的输出端作为时钟占空比...
  • 本申请提供一种光电复合线缆,包括一根用于正向传输高低速混合信号的光纤和三根铜线;其中所述三根铜线中的第一根铜线作为电源线,第二根铜线作为地线,第三根铜线用于反向传输低速信号。本申请利用光纤具有的衰减小、信号无压缩、无信号丢失和不受外部电...
  • 本发明公开了一种基于锁相回路的时钟单元。示范性时钟单元包括PLL、用以提供低抖动输入时钟的低抖动XO和用以提供低温度漂移时钟的低成本TCXO。时钟单元额外包括故障保持模块,故障保持模块耦合到PLL且用于:接收低抖动输入时钟和参考输入时钟...
  • 本申请提供一种逐次逼近型模数转换器,包括DAC Array、比较器和SAR逻辑单元。SAR逻辑单元包括亚稳态清除单元,所述逐次逼近型模数转换器还包括:与比较器的输出端连接的一组阈值不同的处理器,该一组阈值不同的处理器中的各个处理器的输出...