上海亮牛半导体科技有限公司专利技术

上海亮牛半导体科技有限公司共有14项专利

  • 本发明公开一种基于神经网络的立体声回声消除方法及系统,系统输入三路音频信号,分别为麦克风信号、立体声扬声器播放的左声道参考信号和右声道参考信号;三路音频信号经短时傅里叶变换得到三路频域信号,压缩形成频段能量信息,三路频段能量信息作为神经...
  • 本发明公开了一种硬件msgbox实现双核SOC核间软件系统高效通信的结构及方法,双核SOC设置有硬件msgbox,所述硬件msgbox包括A核寄存器组、B核寄存器组、A核中断源、B核中断源,所述A核寄存器组存储A核向B核同步的数据,所述...
  • 本发明公开了一种EFUSE的纠错方法,将EFUSE按32BIT分组,用32BIT的高5BIT做位纠错域对低27BIT纠错,EFUSE默认值为全0,低27BIT从低位到高位依次从1至27编号,当低27bit都可以写时高5bit不需要填写,...
  • 本发明公开了一种MCU用户程序代码的保护结构及其熔断测试方法,MCU的调试模块通过中央处理单元与片上闪存连通,所述调试模块与调试接口连通,所述调试模块与调试接口之间连有电子熔丝,所述电子熔丝连有电子熔丝控制器。本发明的特点是:通过熔断电...
  • 本发明公开了一种同源不同频的同步FIFO,包括写时钟、读时钟,二者相位相同,并在同一时钟组内。本发明的特点是:将读写时钟分开,但相位相同且在同一时钟组内,无需GRAY码转换,可实现低延迟、资源少、功耗低,实现同源不同频的数据处理。
  • 本发明公开了一种防止MCU深度休眠期间UART接收丢数据的方法,包括以下步骤:S1:MCU进入深度休眠模式,PLL关闭、系统主时钟关闭、UART处于aways on电源域,UART的时钟源APB Clock从PLL切换至crystal;...
  • 本发明公开了一种复用现有逻辑管脚进入测试模式的方法,芯片逻辑在上电或外部管脚作用下产生内部延迟复位信号,在延迟窗口内,监测逻辑处于工作状态,其他逻辑处于复位状态,当监测逻辑监测到串行码流与预留的测试码流KEY相匹配,则测试模式被锁定,延...
  • 本实用新型公开了一种适配零中频射频接收机的AGC装置,该装置包括:模拟射频模块及数字基带;在接收混频器增加接收混频器饱和检测机制,并在射频模拟和数字基带之间增加接收混频器饱和指示接口,AGC控制模块获取到RMX饱和指示信息,连同ADC饱...
  • 本实用新型公开一种利用可调电感和改善功率放大器线性度的电路结构,包含片上变压器耦合输入网络、晶体管放大器电路、输出网络、控制及偏置产生电路和包络检测电路;晶体管放大器电路分别与片上变压器耦合输入网络及输出网络连接;晶体管放大器电路设有电...
  • 本发明提出了一种流水线结构神经网络矩阵运算架构,其包含:加速器,通过数字电路实现,用于对输入向量A和输入矩阵B执行流水线式乘加操作以得到A*B=D的结果,其中,A为一个维度1*m的列向量,B的维度为m*n,D为1行n列的向量矩阵输出结果...
  • 本发明公开了一种适配零中频射频接收机的AGC装置和方法,该装置包括:模拟射频模块及数字基带;在接收混频器增加接收混频器饱和检测机制,并在射频模拟和数字基带之间增加接收混频器饱和指示接口,AGC控制模块获取到RMX饱和指示信息,连同ADC...
  • 本发明公开一种利用可调电感和改善功率放大器线性度的电路结构及方法,包含片上变压器耦合输入网络、晶体管放大器电路、输出网络、控制及偏置产生电路和包络检测电路;晶体管放大器电路分别与片上变压器耦合输入网络及输出网络连接;晶体管放大器电路设有...
  • 本发明提供了一种适用于恒包络非线性调制的片上集成收发匹配网络及方法,芯片在接收状态时,第一切换开关闭合,使片上发射电路的发射端TX到片外天线的端口之间没有信号连通,且第二切换开关关断,天线端口的信号得以通过天线匹配网络、片上变压器送至片...
  • 低功耗WIFI系统中定时同步功能定时器的更新系统及方法
    本发明公开了一种低功耗WIFI系统中定时同步功能定时器的更新系统及方法,包含:对TSF Timer的位宽进行位数扩展得到新的TSF Timer,则new_TSF_Timer={TSF_Timer,{z{1’b0}}},z表示在TSF T...
1