德州仪器公司专利技术

德州仪器公司共有1307项专利

  • 本申请实施例涉及一种数字调制器熵源。在所描述实例中,一种电子电路系统具有输入(IN1),所述输入(IN1)用于接收具有频率且包括噪声的模拟信号(N
  • 本申请涉及一种半导体装置、电路系统及相关方法。在本申请的一个实施例中,半导体装置可基于分频比产生计数信号。所述半导体装置包括:选择指示产生器,其经配置以基于所述分频比及所述计数信号的当前时钟周期输出值产生选择指示;增量选择器,其耦合到所...
  • 一种用于对集成电路(IC)中的电子保险丝阵列进行编程的系统包括具有第一多个位的电子保险丝数据文件(104)。该系统包括数据压缩模块(110),该数据压缩模块具有被耦合以接收电子保险丝数据文件(104)的输入端(112)。数据压缩模块(1...
  • 本申请涉及隔离式III
  • 本申请涉及倾斜光电探测器单元。一种光电探测器单元(100)包含具有半导体表面层(110)的衬底(105),和半导体表面层(110)中的沟槽(115)。沟槽(115)具有包含第一倾斜侧壁(115a)和第二倾斜侧壁(115b)的倾斜侧壁。p...
  • 提供了一种集成电路设备[200]。在一些示例中,该集成电路设备[200]包括:第一重定时器[216],该第一重定时器被配置为接收参考时钟信号[201]和压控振荡器(VCO)输出信号[212],并且该第一重定时器[216]被配置为响应于参...
  • 披露了一种用于IC制造工艺的光刻生产线的排气流监测系统(100),包括反应室(102),该反应室包括壳体(104)、入流端口(106)和出流端口(112),该壳体(104)包含热板(108),该热板用于将半导体工艺晶片(110)加热预定...
  • 在一些示例中,一种电路包括时钟分频器(102)和耦合到时钟分频器的校准电路(104)。时钟分频器包括数字到时间转换器(DTC)(204)。校准电路被配置为:确定DTC的增益误差和参数积分非线性(INL)误差,确定用于补偿增益误差和INL...
  • 在实例中,一种形成半导体封装的方法(900)包括:形成包括钒酸盐的盐、锆酸盐的盐或两者与络合剂的转化涂覆溶液(902);清洗铜引线框,其中所述经清洗铜引线框包括其外表面上的氧化铜(904);将所述经清洗铜引线框浸没于所述转化涂覆溶液中(...
  • 在一些实例中,用于制造半导体封装的方法(1100)包括将光致抗蚀剂层耦合到半导体晶片的非装置侧,半导体晶片具有装置侧、在装置侧中形成且由划片槽分离的第一及第二电路、定位在划片槽中的测试装置(1102、1104)。方法还包括将胶带耦合到半...
  • 在一些实例中,一种半导体封装包括:半导体裸片(100),其包含具有形成在其中的电路的装置侧;以及导电构件(1102),其耦合到所述电路且具有多个层。所述导电构件包含:钛钨层(300),其耦合到所述电路;铜晶种层(400),其耦合到所述钛...
  • 描述了用于补偿信道损耗的自适应均衡方法和系统。一种方法包括:检测均衡器输出信号的峰值振幅(504);以及基于该均衡器输出信号的峰值振幅从M组中选择一组参考电压水平(508),该M组中的每个组具有N个参考电压水平。该方法包括:如果所应用的...
  • 本申请涉及在端子降低表面电场区域中具有端子沟槽的功率晶体管。一种装置(100)包含形成于衬底(302)上的晶体管。所述晶体管包含n型漏极接触层(312)、n型漏极层(314)、氧化物层(332)、p型主体区域(324)、p型端子区域(3...
  • 在所描述的示例中,一种调频连续波(FMCW)合成器(208)包括控制引擎(304)和锁相环(302)(PEL),所述锁相环包括分频器(310)、控制电压发生器(CVG)和压控振荡器(330)(VCO)。分频器(310)基于控制输入(34...
  • 一种逐次逼近模数(100)具有:输入端(102),该输入端用于接收输入模拟电压;以及放大器(202),该放大器在采样阶段中具有第一组电气属性,并且在转换阶段中具有第二组电气属性,该第二组电气属性不同于该第一组电气属性。性。性。
  • 本申请案的实施例涉及具有驱动强度控制的切换转换器。电子系统(100)包含切换转换器(102)。所述切换转换器(102)包含具有控制端子的开关(111)、耦合到所述开关(111)的所述控制端子且被配置成向所述开关(111)提供第一及第二驱...
  • 本公开涉及一种用于侧向封装的导电端子。一种电子装置包含:半导体裸片(100),其具有第一侧(101)、用于安装到衬底或电路板的正交第二侧(102)、所述第一侧(101)上的导电端子(111),所述导电端子(111)具有沿一个方向(X)与...
  • 一种用于将电压转换成输出代码的系统包括用于基于由前置放大器生成的较早到达信号和较晚到达信号来处理延迟信号的逻辑门、用于生成表示相应代码的最高有效位的数字信号并用于传输表示所述代码的较低有效位的延迟残余信号的延迟比较器、以及用于生成辅助数...
  • 一种系统包括多路复用器(710,720)、输入/输出(I/O)引脚(719)、逻辑电路(712,722)、以及控制寄存器(330)。多路复用器(710,720)具有多个输入、输出、以及选择输入。逻辑电路(712,722)耦合在多路复用器...
  • 一种动态电压到延迟器件(30)可以具有电压线路(40,42)和电流源(100),这些电压线路用于在重置阶段期间接收输入信号,该电流源连接到第一电压线路和第二电压线路(40,42),用于在活动阶段期间增加电压线路(40,42)上的电压。电...